Altera發(fā)售高端65-nm Stratix III FPGA系列產(chǎn)品EP3SL150
出處:chunyang 發(fā)布于:2007-11-13 13:43:13
Stratix III FPGA比競(jìng)爭(zhēng)方案功耗低45%,而性能高出25%。Stratix III FPGA和Altera Quartus II設(shè)計(jì)軟件相結(jié)合,同時(shí)提高了效能和性能。例如,在存儲(chǔ)器接口方面,Stratix III FPGA針對(duì)近通過的JEDEC DDR3 SDRAM標(biāo)準(zhǔn),為設(shè)計(jì)人員提供業(yè)界的全兼容接口支持,包括DIMM和器件讀寫均衡等。
為降低功耗同時(shí)實(shí)現(xiàn)高性能,Stratix III FPGA采用了Altera創(chuàng)新的可編程功耗技術(shù)。這一功耗管理技術(shù)支持每一個(gè)可編程邏輯陣列模塊(LAB)、數(shù)字信號(hào)處理(DSP)模塊和存儲(chǔ)器模塊獨(dú)立工作在高速或者低功耗模式下。Quartus II軟件的PowerPlay功能根據(jù)性能要求自動(dòng)控制每個(gè)模塊的工作模式。另一節(jié)省功耗的獨(dú)特功能是可選內(nèi)核電壓技術(shù),設(shè)計(jì)人員利用它可以針對(duì)高性能應(yīng)用選擇1.1V內(nèi)核電壓,針對(duì)低功耗應(yīng)用選擇0.9V內(nèi)核電壓。
供貨信息
Stratix III EPSL150 FPGA現(xiàn)在向客戶發(fā)售,比計(jì)劃提前了一個(gè)月。
![]() |
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理










