賽靈思宣布交付性能DSP平臺—VIRTEX-5 SXT FPGA
出處:iC921 發(fā)布于:2007-12-21 15:21:27
通過三款可滿足下一代無線和視頻應(yīng)用對超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平臺進(jìn)一步拓展了賽靈思公司的XtremeDSP™產(chǎn)品線。SXT平臺——這一四款Virtex-5 FPGA平臺中第三款的推出,意味著和競爭對手相比,賽靈思公司提前12個(gè)月為系統(tǒng)開發(fā)人員提供了的65nm工藝所帶來的性能、功耗和成本優(yōu)勢。
增強(qiáng)DSP模塊和高速串行連接提供的DSP性能
Virtex-5 SXT平臺為無線WIMAX以及監(jiān)控和廣播等高分辨率視頻等領(lǐng)域中的高性能數(shù)字信號處理應(yīng)用提供了的DSP模塊和邏輯資源比。增強(qiáng)的DSP邏輯片(DSP48E)包括一個(gè)25 x 18位乘法器、一個(gè)48位第二級累加和算法運(yùn)算單元以及一個(gè)可擴(kuò)展到96位的48位輸出。更寬的數(shù)據(jù)路徑和輸出可支持更廣泛的動(dòng)態(tài)范圍和更高的,同時(shí)還優(yōu)化了對單浮點(diǎn)運(yùn)算的支持,而所消耗的資源只有90nm FPGA的一半。
DSP48E邏輯片還包括了集成的層級路由,支持550 MHz全速下的并行處理,在規(guī)模的Virtex-5 SXT器件中,利用 640個(gè)DSP48E塊可提供業(yè)界的352 GMAC DSP性能。其它功能還包括一個(gè)獨(dú)立的C寄存器和一個(gè)擴(kuò)展的第二級,這個(gè)第二級支持SIMD運(yùn)算和模式檢測,能夠更高效地完成DSP實(shí)施。
SXT平臺有多達(dá)16個(gè)低功耗3.2 Gbps RocketIO™串行收發(fā)器,可滿足高性能DSP應(yīng)用不斷增強(qiáng)的I/O帶寬要求,該串行收發(fā)器支持業(yè)界標(biāo)準(zhǔn)協(xié)議,如CPRI/OBSAI、HD/SDI、Serial RapidIO、PCI Express® 以及 Gigabit Ethernet等。其中,內(nèi)建的協(xié)議模塊和接口直接提供對PCI Express和Gigabit Ethernet的支持。
采用業(yè)界首創(chuàng)的65nm的三極柵氧化層技術(shù),Virtex-5 SXT平臺將總動(dòng)態(tài)功耗降低多達(dá)35%,并保持較低的靜態(tài)功耗,因此非常適用于需要較長電池壽命的國防和公共安全應(yīng)用,例如手持軟件無線電設(shè)備 。同時(shí),增強(qiáng)的DSP48E模塊在38%跳變率時(shí)僅消耗 1.4mW/100MHz(典型值),在3.2 Gbps速率下Virtex-5 RocketIO收發(fā)器消耗功率僅100mW。這些特點(diǎn)結(jié)合起來可以大大降低總體系統(tǒng)功率和成本。
Virtex-5 SXT器件的邏輯密度范圍是35,000至95,000邏輯單元,專用DSP48E邏輯片范圍是192至640片。該系列器件提供的系統(tǒng)集成度,使開發(fā)人員能夠選擇適用的功能組合來優(yōu)化總體系統(tǒng)成本。同時(shí),Virtex-5 SXT還提供了的存儲器與邏輯資源比,可有效地實(shí)現(xiàn)視頻處理和醫(yī)療圖像應(yīng)用中所需要的存儲器密集的功能,多達(dá)10.3MB的存儲器資源可提供達(dá)58 Tera-bits/s的集合帶寬。
價(jià)格和供貨情況
賽靈思目前即可提供Virtex-5 SXT系列中等大小的SX50T 器件的工程樣片,的SX35T和的SX95T器件樣片將于未來四個(gè)月里提供。到2008年下半年為止,每千片SX50T器件的價(jià)格為299美元。為獲得更大幅度的成本節(jié)約,賽靈思推出了Virtex-5 EasyPath™ 計(jì)劃,在批量生產(chǎn)時(shí)可將成本降低達(dá)80%。
利用支持Virtex-5 SXT的ISE™ 9.1i設(shè)計(jì)軟件和2007年2月底即將推出的版本的賽靈思System Generator for DSP和AccelDSP™ 工具套件,客戶馬上就可進(jìn)行設(shè)計(jì)。同時(shí),為Virtex-5 SXT器件提供支持的還有一個(gè)全面的設(shè)計(jì)生態(tài)系統(tǒng),包括MATLAB、 Simulink、C/C++、VHDL和Verilog設(shè)計(jì)方法,針對基本和專用功能而優(yōu)化的DSP算法庫以及成品設(shè)計(jì)套件。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號鏈中的濾波與功耗管理









