基于CELL Broadband Engine開(kāi)發(fā)高性能應(yīng)用
出處:IBM公司 發(fā)布于:2007-04-21 13:55:20
CELL BE處理器包括一個(gè)基于Powerpc架構(gòu)的控制處理單元Power Processing Element (PPE)以及8個(gè)SIMD的協(xié)處理器單元——Synergistic Processing Elements (SPE),以及用以連接PPE, 輸入輸出單元以及SPE的高速環(huán)形數(shù)據(jù)總線——Element Interconnect BUS (EIB)。CELL BE同時(shí)還提供了DMA指令和控制機(jī)制以用于在不同處理單元之間提供高效的通信。PPE和SPE均為RISC結(jié)構(gòu),指令字長(zhǎng)為32位,尋址空間為64位。 SPE提供128位寬的SIMD的數(shù)據(jù)通路。工作在3.2GHz主頻下,單個(gè)SPE對(duì)8位整型可提供51.2 Billion的峰值計(jì)算速度,對(duì)單浮點(diǎn)可提供25.6 GFlops的峰值計(jì)算速度。
為了提高內(nèi)存訪問(wèn)速度,CELL BE采用Rambus XDR DRAM內(nèi)存,提供2個(gè)32位的數(shù)據(jù)訪問(wèn)通道,每個(gè)通道的訪問(wèn)速率為12.8GB/s。為了提高I/O訪問(wèn)速度,在CELL BE中采用了高速、可配置的I/O接口——7個(gè)發(fā)射通道和5個(gè)接收通道的Rambus PRAC FlexIO,F(xiàn)lexIO工作5GHz下時(shí),其發(fā)送帶寬和接收帶寬分別為35GB/s和25GB/s。
PPE和SPE都是基于RISC架構(gòu),雙發(fā)射的SIMD處理器。CELL BE中所有的處理單元,I/O控制器,內(nèi)存控制器都通過(guò)高速的EIB(4路128位寬的環(huán)形總線)互聯(lián)。XIO接口提供與Rambus XDR內(nèi)存的高速互連,F(xiàn)lexIO提供了高速I/O通道。PPE是一個(gè)兼容PowerPC 970架構(gòu)的兩路并發(fā)多線程處理器,包含一個(gè)32kB的L1 Cache(32kB的數(shù)據(jù)cache和32kB的指令cache), 256kB的L2 Cache以及一個(gè)VMX(VMX是PowerPC上的AltiVec多媒體擴(kuò)展,Apple稱為Velocity Engine。VMX本身就是一個(gè)向量處理單元,或者說(shuō)是類似于Intel的SSE,SSE2的SIMD擴(kuò)展。)單元。操作系統(tǒng)運(yùn)行于PPE上,PPE負(fù)責(zé)對(duì)SPE進(jìn)行調(diào)度,而SPE則負(fù)責(zé)主要的計(jì)算工作。SPE直接訪問(wèn)本地的Local Storage(LS)。它通過(guò)DMA方式訪問(wèn)主存,由DMA負(fù)責(zé)將指令和數(shù)據(jù)搬到LS。這種方式能夠有效地減小內(nèi)存讀寫延遲對(duì)處理器利用率的影響,因?yàn)?SPE的計(jì)算和DMA傳輸可以并行地進(jìn)行。SPE是一個(gè)高度可配置的處理單元,SPE可以被配置成不同的運(yùn)行方式和存儲(chǔ)保護(hù)(Isolation)模式。在存儲(chǔ)保護(hù)模式下,PPU和其它SPE不能訪問(wèn)該SPE的LS,從而在硬件層次上提供了安全機(jī)制。這種機(jī)制在一些場(chǎng)合是非常有用的,如DRM。
![]() |
CELL BE編程模型
對(duì)SPE的編程,可以采用語(yǔ)言,如C和C++。并且CELL BE的編譯器及開(kāi)發(fā)包已經(jīng)對(duì)C/C++進(jìn)行了擴(kuò)展,以提供對(duì)Vector/SIMD的支持。
實(shí)際上,對(duì)于應(yīng)用程序的開(kāi)發(fā)者來(lái)說(shuō),可以簡(jiǎn)單的將CELL BE看作一個(gè)9路的多處理器。由于PPE是一個(gè)雙線程雙發(fā)射、順序執(zhí)行的RISC處理單元,它的一個(gè)時(shí)鐘周期可以處理來(lái)自兩個(gè)線程的指令(即所謂硬件多線程SMT),因此加上8個(gè)SPE,同一時(shí)刻可以有10個(gè)任務(wù)在同時(shí)運(yùn)行。總的來(lái)?yè)?dān)琍PE適合作為控制和任務(wù)調(diào)度處理器,SPE則用于處理計(jì)算任務(wù)。
CELL BE 存在多種編程模型,對(duì)于簡(jiǎn)單的SPE程序("small" SPE program)來(lái)說(shuō),與普通的應(yīng)用程序編程是類似的。我們需要將任務(wù)進(jìn)行劃分,針對(duì)不同的SPE編寫不同的代碼,每個(gè)SPE完成一個(gè)特定的任務(wù)。這種方式下,SPE不需要訪問(wèn)主存,只需訪問(wèn)LS就夠了。在這種方式下,SPE的數(shù)據(jù)段、代碼段的大小限制為256kB (LS的大小)。
參考文獻(xiàn):
[1]. RISC datasheet http://hbjingang.com/datasheet/RISC_1189725.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機(jī)技術(shù)特性與嵌入式開(kāi)發(fā)實(shí)踐指南2026/1/7 10:00:02
- 單片機(jī)(MCU)與數(shù)字信號(hào)處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級(jí)DSP信號(hào)處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預(yù)驅(qū)電機(jī)專用SoC單片機(jī)2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴(kuò)充定義2025/10/27 13:59:22
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理










