基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
出處:電子工程師 發(fā)布于:2007-09-28 11:22:47
同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質(zhì)量,甚至通信的成敗。相關(guān)器是同步系統(tǒng)的關(guān)鍵部件之一,因此,要求相關(guān)器須有比其它部件更高的可靠性。實(shí)際應(yīng)用中,相關(guān)器可用軟件實(shí)現(xiàn)也可用硬件電路實(shí)現(xiàn),后者更適合于高速數(shù)據(jù)通信中的相關(guān)檢測(cè)。本文在總結(jié)一般數(shù)字相關(guān)器設(shè)計(jì)的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一種高性能的數(shù)字相關(guān)器。
數(shù)字相關(guān)器的一般原理如圖1所示。

圖1 數(shù)字相關(guān)器的一般原理
相關(guān)器以數(shù)倍接收數(shù)據(jù)bit速率對(duì)所輸入的接收數(shù)據(jù)取樣,每個(gè)取樣bit移入數(shù)據(jù)輸入寄存器,然后逐bit地與存貯在基準(zhǔn)寄存器中的基準(zhǔn)字進(jìn)行比較,若兩者一致,輸出正相關(guān)脈沖,若輸入數(shù)據(jù)bit與基準(zhǔn)字補(bǔ)碼相一致,則輸出負(fù)相關(guān)脈沖。正相關(guān)和負(fù)相關(guān)所允許的不一致bit數(shù)分別存貯在相關(guān)器的上限寄存器和下限寄存器里。快時(shí)鐘頻率一般是慢時(shí)鐘的數(shù)十倍,相關(guān)計(jì)數(shù)判決在快時(shí)鐘的后半周之內(nèi)必須完成。因此,時(shí)序控制比較復(fù)雜,而且輸出相關(guān)峰的寬度很窄(半個(gè)快時(shí)鐘周期),系統(tǒng)工作時(shí)容易造成丟峰、漏峰等不良后果,給系統(tǒng)帶來了潛在的不穩(wěn)定因素,且增加了系統(tǒng)內(nèi)在功耗。為此,本文提出一種用VHDL設(shè)計(jì)的在FPGA器件中實(shí)現(xiàn)的高速硬件相關(guān)器(無快時(shí)鐘,適時(shí)運(yùn)算處理)的設(shè)計(jì)方法。
3 用VHDL設(shè)計(jì)數(shù)字相關(guān)器
用VHDL設(shè)計(jì)數(shù)字相關(guān)器的邏輯框圖如圖2所示。

圖2 字相關(guān)器的邏輯框圖
本文用VHDL設(shè)計(jì)的數(shù)字相關(guān)器,僅需一個(gè)數(shù)據(jù)時(shí)鐘,避免了復(fù)雜的時(shí)序控制,它采用適時(shí)運(yùn)算處理,所得相關(guān)峰的寬度是一個(gè)數(shù)據(jù)比特,比較容易捕獲,不會(huì)產(chǎn)生丟峰漏峰等不良現(xiàn)象,提高了相關(guān)器的可靠性。
下面給出32-bit數(shù)字相關(guān)器的部分VHDL源程序。

4 FPGA實(shí)現(xiàn)32-bit數(shù)字相關(guān)器
本設(shè)計(jì)選用XC4044XLA FPGA芯片實(shí)現(xiàn),開發(fā)工具是XILINX公司的FoundationSeries3.1i。相關(guān)器僅占該芯片部分資源,該芯片其余資源為同步系統(tǒng)中其它部件所用。 下面給出該相關(guān)器測(cè)試結(jié)果。給相關(guān)器設(shè)置32位相關(guān)碼:將0F7ADH、96E8H依次由低到高置入相關(guān)碼寄存器中,其接收數(shù)據(jù)中的獨(dú)特碼與相關(guān)碼相同,測(cè)試結(jié)果如圖3所示。
圖3測(cè)試結(jié)果
5 結(jié)束語(yǔ)
用VHDL設(shè)計(jì)在FPGA芯片中實(shí)現(xiàn)數(shù)字相關(guān)器,簡(jiǎn)化了相關(guān)器復(fù)雜的邏輯電路設(shè)計(jì),降低了相關(guān)器的功耗,提高了相關(guān)器的可靠性。該相關(guān)器已成功地應(yīng)用于某無線通信系統(tǒng)中,性能穩(wěn)定可靠。
(趙明忠)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 工業(yè)5G技術(shù)在智能制造中的應(yīng)用與實(shí)踐解析2025/12/31 10:57:21
- 工業(yè)以太網(wǎng)交換機(jī)選型與現(xiàn)場(chǎng)應(yīng)用技術(shù)指南2025/12/18 10:48:14
- 無線傳輸電路基礎(chǔ),射頻前端設(shè)計(jì)、天線匹配與鏈路預(yù)算計(jì)算2025/10/27 13:55:50
- ASK 解調(diào)的核心要點(diǎn)與實(shí)現(xiàn)方式2025/9/5 16:46:17
- 雙偶極子天線:結(jié)構(gòu)、特性與應(yīng)用全解析2025/9/3 10:29:21
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理









