同步復(fù)位與異步復(fù)位-異步復(fù)位和同步復(fù)位區(qū)別-異步復(fù)位同步釋放
出處:藍(lán)色魅力 發(fā)布于:2008-10-21 15:44:32
一、同步復(fù)位與異步復(fù)位特點(diǎn):
同步復(fù)位就是指復(fù)位信號只有在時鐘上升沿到來時,才能有效。否則,無法完成對系統(tǒng)的復(fù)位工作。
異步復(fù)位是指無論時鐘沿是否到來,只要復(fù)位信號有效,就對系統(tǒng)進(jìn)行復(fù)位。
二、異步復(fù)位和同步復(fù)位的優(yōu)缺點(diǎn):
1、同步復(fù)位的優(yōu)點(diǎn)大概有3條:
a、有利于仿真器的仿真。
b、可以使所設(shè)計的系統(tǒng)成為100%的同步時序電路,這便大大有利于時序分析,而且綜合出來的fmax一般較高。
c、因為他只有在時鐘有效電平到來時才有效,所以可以濾除高于時鐘頻率的毛刺。
同步復(fù)位的缺點(diǎn):
a、復(fù)位信號的有效時長必須大于時鐘周期,才能真正被系統(tǒng)識別并完成復(fù)位任務(wù)。同時還要考慮,諸如:組合邏輯路徑延時,復(fù)位延時等因素。
b、由于大多數(shù)的邏輯器件的目標(biāo)庫內(nèi)的DFF都只有異步復(fù)位端口,所以,倘若采用同步復(fù)位的話,綜合器就會在寄存器的數(shù)據(jù)輸入端口插入組合邏輯,這樣就會耗費(fèi)較多的邏輯資源。
2、異步復(fù)位的優(yōu)點(diǎn)也有三條:
a、大多數(shù)目標(biāo)器件庫的dff都有異步復(fù)位端口,因此采用異步復(fù)位可以節(jié)省資源。
b、設(shè)計相對簡單。
c、異步復(fù)位信號識別方便,而且可以很方便的使用FPGA的全局復(fù)位端口GSR。
異步復(fù)位的缺點(diǎn):
a、在復(fù)位信號釋放(release)的時候容易出現(xiàn)問題。具體就是說:倘若復(fù)位釋放時恰恰在時鐘有效沿附近,就很容易使寄存器輸出出現(xiàn)亞穩(wěn)態(tài),從而導(dǎo)致亞穩(wěn)態(tài)。
b、復(fù)位信號容易受到毛刺的影響。
所以,一般都推薦使用異步復(fù)位同步釋放的方式,而且復(fù)位信號低電平有效。這樣就可以兩全其美了。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- MOSFET在UPS電源中的應(yīng)用解析2026/4/17 11:17:06
- SMT連接器焊接缺陷分析2026/4/17 10:57:47
- MOSFET在汽車電子中的應(yīng)用要求2026/4/16 14:02:53
- 通信設(shè)備電源管理IC應(yīng)用解析2026/4/16 13:55:54
- 通信設(shè)備連接器選型與設(shè)計2026/4/16 13:50:06









