EDK工具自定義IP核
出處:交流 發(fā)布于:2008-09-11 17:09:42
EDK工具自帶了豐富的IP核,方便用戶構(gòu)建復雜的嵌入式系統(tǒng)。用戶也可以通過EDK提供的CIP(Create or Import Penpheral)向?qū)順?gòu)建自己的IP核實現(xiàn)特定的一些功能來擴充自己的IP庫,并達到IP核復用的目的。
CIP在建立用戶的P核時,使用了一種專用的接口規(guī)范(IPIF)。
IPIF是一個驗證并優(yōu)化的高度參數(shù)化的定制接口,其結(jié)構(gòu)如圖1所示。它提供了一個簡化的總線協(xié)議IPIC(IP Interconnect),操作這個總線與直接操作PLB及OPB這些總線相比要簡單很多。通過IPIF模塊,并對其進行參數(shù)化定制來滿足設計需求,將大大降低設計與測試工作量。

圖1 IPIF結(jié)構(gòu)
運行CIP向?qū)В瑢?chuàng)建兩個模板文件用來幫助設計者完成IP與系統(tǒng)的連接。這兩個文件分別是頂層模板test_ip.vhd和用戶邏輯模板user_logic.vhd,如圖2所示。

圖2 CIP生成的自定義IP的文件結(jié)構(gòu)
上一篇:EDK工具中硬件平臺
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









