CoolRunner-II器件的內部互連矩陣
出處:tyw 發(fā)布于:2008-09-17 08:59:21
在CoolRunner-II器件中,內部互連矩陣(Advanced Interconnect Matrix,AIM)用于CPLD內部功能模塊之間的高速連接,可為每個功能模塊提供40個數(shù)據(jù)輸入通道及16個全局控制信號。此外,每個功能模塊中的16個宏單元各自還有一個反饋通道(共16個)輸出到內部互連矩陣,如圖所示。該信號通道由于直接由乘積項輸出,沒有經過觸發(fā)器,所以不僅具有高速特性,而且可為乘積項邏輯提供額外的共享資源。該通道可以通過約束設計或軟件來啟用或關閉。

如圖 CoolRunner-II器件反饋通道
例如,在實現(xiàn)如下邏輯函數(shù)時,有無該通道,所占用的資源將不同:
Out=a&b&(c#d#e#f)
由于CPLD器件的物理結構特性,通常是先執(zhí)行“與”操作,然后執(zhí)行“或”操作。在上式中,如果沒有反饋通道,其表達式為:
Out=(a&b&c)#(a&b&d)#(a&b&e)#(a&b&f);
該函數(shù)需要占用4個乘積項。
如果采用反饋通道:
C'=(C#d#e#f);—由反饋通道實現(xiàn)
Out=a&b&C';
該函數(shù)僅需要占用1個乘積項。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- EDA技術工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調理技術與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









