印刷電路板(PCB)設(shè)計(jì)中的EMI解決方案
出處:optec 發(fā)布于:2009-01-13 09:27:54
一、 摘 要
電子系統(tǒng)的復(fù)雜度越來越高,EMC的問題相應(yīng)的也就多了起來,為了使自己的產(chǎn)品能達(dá)到相關(guān)國際標(biāo)準(zhǔn),工程師不得不往返于辦公室和EMC實(shí)驗(yàn)室,反復(fù)的測試,修改,再測試。這樣既浪費(fèi)的人力,物力,也拖延了產(chǎn)品的上市時(shí)間,給企業(yè)帶來不可估量的損失。如何在產(chǎn)品設(shè)計(jì)的階段就能及時(shí)發(fā)現(xiàn)EMI問題變得重要。我們知道PCB的布局,布線以及電源層處理的好壞對(duì)整個(gè)板子的EMI有著非常重要的影響。下面我們通過一個(gè)實(shí)例分析介紹一下EMIStream如何幫助大家來解決板級(jí)的EMI問題。
二、 正 文
理論:電磁干擾(Electromagnetic Interference),簡稱EMI,有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾主要是電子設(shè)備產(chǎn)生的干擾信號(hào)通過導(dǎo)電介質(zhì)或公共電源線互相產(chǎn)生干擾;輻射干擾是指電子設(shè)備產(chǎn)生的干擾信號(hào)通過空間耦合把干擾信號(hào)傳給另一個(gè)電網(wǎng)絡(luò)或電子設(shè)備,在PCB電路板中,電磁能通常存在兩種形式,差模EMI和共模EMI,電路中器件輸出的電流流入一個(gè)負(fù)載時(shí),就會(huì)產(chǎn)生差模EMI。電流流經(jīng)多個(gè)導(dǎo)電平面,如PCB上的導(dǎo)線組或電纜,就會(huì)產(chǎn)生共模輻射。

差摸輻射的計(jì)算

其中Ip表示電流強(qiáng)度,f表示共模電流的頻率,Ls表示環(huán)路面積,d表示測量天線到電纜的距離
共差摸輻射的計(jì)算

其中I表示電流強(qiáng)度,f表示共模電流的頻率,L表示電纜線長度,d表示測量天線到電纜的距離
解決EMI的主要途徑是減少電路板上由各種原因產(chǎn)生的輻射能量。控制EMI的關(guān)鍵,是降低電源地平面諧振和電路回流路徑阻抗,正確放置旁路和去藕電容。
實(shí)例:筆者使用EMIStream工具對(duì)板極的EMI問題進(jìn)行分析。該工具的兩大主要功能是PCB板的全部網(wǎng)絡(luò)的EMI分析,以及電源諧振分析。EMIStream是由日本NEC公司基于多年EMI設(shè)計(jì)經(jīng)驗(yàn)開發(fā)的應(yīng)用軟件,可以用于Allegro,Mentor, Zuken和Altium等各種PCB設(shè)計(jì)流程,在PCB制造之前解決EMI問題。EMIStream軟件內(nèi)建13條經(jīng)典EMI檢查規(guī)則,均經(jīng)過日本NEC內(nèi)部產(chǎn)品實(shí)際設(shè)計(jì)結(jié)果驗(yàn)證,每個(gè)檢查規(guī)則的設(shè)置值是經(jīng)過實(shí)際驗(yàn)證的理論值。
1:EMIStream分析流程
下圖是使用EMIStream對(duì)電路板進(jìn)行分析的設(shè)計(jì)流程

EMIStream嵌入在PCB設(shè)計(jì)的全過程,在設(shè)計(jì)階段將EMI問題解決,減少反復(fù)設(shè)計(jì)的次數(shù)。
2:布局的EMI檢查:
A:當(dāng)我們完成布局后,把Allegro數(shù)據(jù)直接導(dǎo)入EMIStream工具。 EMIStream和Mentor,Zuken,Altium等其他市場主流的PCB設(shè)計(jì)工具都有接口,保證數(shù)據(jù)的完全導(dǎo)入。
B:設(shè)定層疊信息,根據(jù)PCB板中的層疊信息,填寫入EMI.
C: 根據(jù)電路的設(shè)計(jì)數(shù)據(jù),正確填寫電路中相關(guān)NET的頻率,串?dāng)_組,差分對(duì),電源地信號(hào)的指定。
D:設(shè)置規(guī)則的參數(shù),我們選擇采用默認(rèn)參數(shù),同時(shí)選擇長度檢查和輻射值檢查項(xiàng)目對(duì)該板實(shí)施檢查。
結(jié)果以對(duì)話框的形式顯示出來,用戶點(diǎn)擊錯(cuò)誤提示,查看有問題的NET,采用如下方法:
a:調(diào)整零件的布局位置,減少NET總的長度/
b:調(diào)整網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu),減少共模輻射的強(qiáng)度/
3:布局布線中和完成以后的EMI檢查:
A:當(dāng)我們布局布線完成后,實(shí)施整板網(wǎng)絡(luò)檢查,我們通過NET Parameter中選擇需要檢測的所有關(guān)鍵信號(hào),比如時(shí)鐘,數(shù)據(jù),地址線,差分對(duì)等,同時(shí)可以任意勾選13條規(guī)則作為EMI檢查的基準(zhǔn)。
B:13規(guī)則包括如下
1:傳導(dǎo)輻射分析 2個(gè)規(guī)則
2:電流回路分析 3個(gè)規(guī)則
3:電源,地層 2個(gè)規(guī)則
4:信號(hào)完整性 4個(gè)規(guī)則
5:零件布局 2個(gè)規(guī)則
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB阻抗控制核心實(shí)操規(guī)范2026/4/17 11:39:12
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理









