美國NI公司推出款3U四核PXI控制器
出處:電子產(chǎn)品世界 發(fā)布于:2011-09-03 16:36:35
2009年2月,美國國家儀器有限公司(National Instruments,簡稱NI)近日推出行業(yè)內(nèi)首款應(yīng)用于PXI系統(tǒng)的3U四核嵌入式控制器——PXI 8110嵌入式控制器,它配備了2.26GHz的 Intel? Core? 2 Q9100四核處理器,可支持4GB 800 MHz DDR2 內(nèi)存以及高性能的7200轉(zhuǎn)硬盤驅(qū)動器,可以說是行業(yè)內(nèi)3U PXI系列中性能強(qiáng)勁的嵌入式控制器。相比配備同頻率CPU的雙核控制器,PXI 8110針對四核的配置進(jìn)行專門的優(yōu)化,可有效將性能提升高達(dá)80%。


如今,計算機(jī)處理器生產(chǎn)商們通過不斷在處理器上增加更多的CPU核來提高計算性能。然而現(xiàn)在,他們可以利用結(jié)合多核支持、并行化的圖形化系統(tǒng)設(shè)計軟件NI LabVIEW,以及PXI 8110控制器功能,有效進(jìn)行多線程開發(fā)應(yīng)用。新款控制器所配備的平臺可以通過4個CPU核同時分配處理任務(wù),這可以極大減少如射頻協(xié)議測試和硬件在環(huán)仿真等需要大量信號和數(shù)據(jù)處理的應(yīng)用的測試時間。這些應(yīng)用也可在不同的CPU核上復(fù)制特定測試應(yīng)用或進(jìn)程,從而有效提高系統(tǒng)吞吐量。
此外,PXI 8110還具有可支持NI LabVIEW實(shí)時模塊和LabWindows?/CVI 實(shí)時模塊的版本,提供靈活、堅固耐震的平臺,幫助解決確定性的、實(shí)時的測試與控制應(yīng)用需求。新款的PXI 8110四核嵌入式控制器,工程師們可以分配多個CPU核處理有定時要求的測試程序,而讓其他剩余的CPU核來處理無實(shí)時性要求的系統(tǒng)服務(wù)。 為了說明PXI 8110所具備的優(yōu)勢,舉例來說,它可以每秒鐘進(jìn)行多達(dá)215,000次 1,024點(diǎn)的快速傅里葉變換,這比NI PXI 8108雙核嵌入式控制器的處理速度快了近80%。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識2025/7/14 16:59:04
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計
- PCB電磁兼容性(EMC)設(shè)計核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計:信號鏈中的濾波與功耗管理









