差分信號PCB布局布線時的幾個常見誤區(qū)
出處:維庫電子市場網(wǎng) 發(fā)布于:2016-09-18 09:32:26
在PCB 電路設計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度,更多的還是對地的耦合,所以差分走線的主要回流路徑還是存在于地平面。當?shù)仄矫姘l(fā)生不連續(xù)的時候,無參考平面的區(qū)域,差分走線之間的耦合才會提供主要的回流通路。盡管參考平面的不連續(xù)對差分走線的影響沒有對普通的單端走線來的嚴重,但還是會降低差分信號的質(zhì)量,增加EMI,要盡量避免。也有些設計人員認為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號,但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號提供地阻抗回路,勢必會造成EMI 輻射,這種做法弊大于利。
所以要保持PCB地線層返回路徑寬而短。盡量不要跨島(跨過相鄰電源或地層的分隔區(qū)域。)比如主板設計中的USB和SATA及PCI-EXPRESS等不要有跨島的做法。保證這些信號的下面是個完整地平面或電源平面。
誤區(qū)二:認為保持等間距比匹配線長更重要。在實際的PCB 布線中,往往不能同時滿足差分設計的要求。由于管腳分布,過孔,以及走線空間等因素存在,必須通過適當?shù)睦@線才能達到線長匹配的目的,但帶來的結果必然是差分對的部分區(qū)域無法平行,其實間距不等造成的影響是微乎其微的,相比較而言,線長不匹配對時序的影響要大得多。再從理論分析來看,間距不一致雖然會導致差分阻抗發(fā)生變化,但因為差分對之間的耦合本身就不顯著,所以阻抗變化范圍也是很小的,通常在10%以內(nèi),只相當于一個過孔造成的反射,這對信號傳輸不會造成明顯的影響。而線長一旦不匹配,除了時序上會發(fā)生偏移,還給差分信號中引入了共模的成分,降低信號的質(zhì)量,增加了EMI。
可以這么說,PCB 差分走線的設計中重要的規(guī)則就是匹配線長,其它的規(guī)則都可以根據(jù)設計要求和實際應用進行靈活處理。同時為了彌補阻抗的匹配可以采用接收端差分線對之間加一匹配電阻。 其值應等于差分阻抗的值。這樣信號品質(zhì)會好些。
所以建議如下兩點:
(A)使用終端電阻實現(xiàn)對差分傳輸線的匹配,阻值一般在90~130Ω之間,系統(tǒng)也需要此終端電阻來產(chǎn)生正常工作的差分電壓;
(B)使用1~2%的表面貼電阻跨接在差分線上,必要時也可使用兩個阻值各為50Ω的電阻,并在中間通過一個電容接地,以濾去共模噪聲。
通常對于差分信號的CLOCK等要求等長的匹配要求是+/-10mils之內(nèi)。
誤區(qū)三:認為差分走線一定要靠的很近。讓差分走線靠近無非是為了增強他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾。雖說這種做法在大多數(shù)情況下是非常有利的,但不是的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再讓通過彼此的強耦合達到抗干擾和抑制EMI 的目的了。如何才能保證差分走線具有良好的隔離和屏蔽呢?增大與其它信號走線的間距是基本的途徑之一,電磁場能量是隨著距離呈平方關系遞減的,一般線間距超過4 倍線寬時,它們之間的干擾就極其微弱了,基本可以忽略。此外,通過地平面的隔離也可以起到很好的屏蔽作用,這種結構在高頻的(10G 以上)IC 封裝PCB 設計中經(jīng)常會用采用,被稱為CPW 結構,可以保證嚴格的差分阻抗控制(2Z0)。
差分走線也可以走在不同的信號層中,但一般不建議這種走法,因為不同的層產(chǎn)生的諸如阻抗、過孔的差別會破壞差模傳輸?shù)男Ч牍材T肼暋4送猓绻噜弮蓪玉詈喜粔蚓o密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當?shù)拈g距,串擾就不是個問題。在一般頻率(GHz 以下),EMI也不會是很嚴重的問題,實驗表明,相距500Mils 的差分走線,在3 米之外的輻射能量衰減已經(jīng)達到60dB,足以滿足FCC 的電磁輻射標準,所以設計者根本不用過分擔心差分線耦合不夠而造成電磁不兼容問題。
版權與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權均屬于維庫電子市場網(wǎng),轉載請必須注明維庫電子市場網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關法律責任。
本網(wǎng)轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉載時,必須保留本網(wǎng)注明的作品出處,并自負版權等法律責任。
如涉及作品內(nèi)容、版權等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關權利。
- 高速PCB阻抗控制核心實操規(guī)范2026/4/17 11:39:12
- PCB電磁兼容性(EMC)設計核心實操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設計核心實操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過孔設計核心實操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號完整性(SI)設計核心實操規(guī)范2026/4/10 11:24:24









