沉銅質(zhì)量控制方法
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2017-04-13 14:48:19
1.化學(xué)沉銅速率的測(cè)定:
使用化學(xué)沉銅鍍液,對(duì)沉銅速率有一定的技術(shù)要求。速率太慢就有可能引起孔壁產(chǎn)生空洞或針孔;而沉銅速率太快,將產(chǎn)生鍍層粗糙。為此,科學(xué)的測(cè)定沉銅速率是控制沉銅質(zhì)量的手段之一。以先靈提供的化學(xué)鍍薄銅為例,簡(jiǎn)介沉銅速率測(cè)定方法:
(1)材料:采用蝕銅后的環(huán)氧基材,尺寸為100×100(mm)。
(2)測(cè)定步驟:A.將試樣在120-140℃烘1小時(shí),然后使用分析天平稱重W1(g);B.在350-370克/升鉻酐和208-228毫升/升硫酸混合液(溫度65℃)中腐蝕10分鐘,清水洗凈;C.在除鉻的廢液中處理(溫度30-40℃)3-5分鐘,洗干凈;D.按工藝條件規(guī)定進(jìn)行預(yù)浸、活化、還原液中處理;E.在沉銅液中(溫度25℃)沉銅半小時(shí),清洗干凈; F.試件在120-140℃烘1小時(shí)至恒重,稱重W2(g)。
(3) 沉銅速率計(jì)算:速率=(W2-W1)104/8.93×10×10×0.5×2(μm)
(4) 比較與判斷:把測(cè)定結(jié)果與工藝資料提供的數(shù)據(jù)進(jìn)行比較和判斷。
2.蝕刻液蝕刻速率測(cè)定方法
通孔鍍前,對(duì)銅箔進(jìn)行微蝕處理,使微觀粗化,以增加與沉銅層的結(jié)合力。為確保蝕刻液的穩(wěn)定性和對(duì)銅箔蝕刻的均勻性,需進(jìn)行蝕刻速率的測(cè)定,以確保在工藝規(guī)定的范圍內(nèi)。
(1)材料:0.3mm覆銅箔板,除油、刷板,并切成100×100(mm);
(2)測(cè)定程序:A.試樣在雙氧水(80-100克/升)和硫酸(160-210克/升)、溫度30℃腐蝕2分鐘,清洗、去離子水清洗干凈;B.在120-140℃烘1小時(shí),恒重后稱重W2(g),試樣在腐蝕前也按此條件恒重稱重W1(g)。
(3)蝕刻速率計(jì)算速率=(W1-W2)104/2×8.933T(μm/min)
式中:s-試樣面積(cm2) T-蝕刻時(shí)間(min)
(4)判斷:1-2μm/min腐蝕速率為宜。(1.5-5分鐘蝕銅270-540mg)。
3.玻璃布試驗(yàn)方法
在孔金屬化過程中,活化、沉銅是化學(xué)鍍的關(guān)鍵工序。盡管定性、定量分析離子鈀和還原液可以反映活化還原性能,但可靠性比不上玻璃布試驗(yàn)。在玻璃布沉銅條件苛刻,能顯示活化、還原及沉銅液的性能。現(xiàn)簡(jiǎn)介如下:
(1)材料:將玻璃布在10%氫氧化鈉溶液里進(jìn)行脫漿處理。并剪成50×50(mm),四周末端除去一些玻璃絲,使玻璃絲散開。
(2)試驗(yàn)步驟:A.將試樣按沉銅工藝程序進(jìn)行處理;
B.置入沉銅液中,10秒鐘后玻璃布端頭應(yīng)沉銅完全,呈黑色或黑褐色,2分鐘后全部沉上,3分鐘后銅色加深;對(duì)沉厚銅,10秒鐘后玻璃布端頭必須沉銅完全,30-40秒后,全部沉上銅;
C.判斷:如達(dá)到以上沉銅效果,說明活化、還原及沉銅性能好,反則差。
下一篇:PCB的拼板要領(lǐng)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB阻抗控制核心實(shí)操規(guī)范2026/4/17 11:39:12
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理









