INA117基本電源和信號連接電路
出處:ljwydq 發(fā)布于:2007-10-27 00:00:00 | 1466 次閱讀

如圖所示為INA117的基本電源和信號連接電路。在噪聲環(huán)境或高阻電源應用時,芯片電源端要用電容濾波,且應盡可能靠近芯片電源腳放置。輸出電壓等于2腳與3腳之間的差分電壓,即Vo=V3-V2,由此共模電壓被抑制。芯片內部電路連接補償腳(8腳),用以消除反饋電阻R2與IC襯底之間寄生分布電容。通常8腳接地或通過0.1μF接到交流地(如V+)。INA117的共模抑制比是依靠輸入電阻網絡的匹配來實現的。為了保持高CMR,應該使用低阻信號源驅動兩個輸入端。 當有一個75Ω電阻串聯在2腳或3腳時,將使CMR從86dB降低到72dB。同樣,當有一個電阻串聯在基準腳 1腳或5腳時,也造成CMR下降。例如,有一個4Ω電阻串聯在1腳或5腳也將使CMR從86dB降低到72dB。
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。














