日韩欧美自拍在线观看-欧美精品在线看片一区二区-高清性视频一区二区播放-欧美日韩女优制服另类-国产精品久久久久久av蜜臀-成人在线黄色av网站-肥臀熟妇一区二区三区-亚洲视频在线播放老色-在线成人激情自拍视频

如何配置FPGA?FPGA配置的基本模式是什么?

出處:cby981541 發(fā)布于:2011-03-20 00:00:00 | 1147 次閱讀

詳情訪問(wèn)中華矽智網(wǎng)(SIPMall)有更多關(guān)于FPGA相關(guān)知識(shí),為您提供硅知識(shí)產(chǎn)權(quán)產(chǎn)品和集成電路服務(wù),誠(chéng)摯的歡迎各界同仁的參與和加入! FPGA配置基本介紹 與CPLD不同,F(xiàn)PGA是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的形成是由配置數(shù)據(jù)決定的。FPGA的配置方式分為主動(dòng)式和被動(dòng)式。 1配置引腳 FPGA的配置引腳可分為兩類:專用配置引腳和非專用配置引腳。專用配置引腳只有在配置時(shí)起作用,而非專用配置引腳在配置完成后則可以作為普通的I/O口使用。 專用的配置引腳有:配置模式腳M2、M1、M0;配置時(shí)鐘CCLK;配置邏輯異步復(fù)位PROG,啟動(dòng)控制DONE及邊界掃描TDI,TDO,TMS,TCK。非專用配置引腳有Din,D0:D7,CS,WRITE,BUSY,INIT。 在不同的配置模式下,配置時(shí)鐘CCLK可由FPGA內(nèi)部產(chǎn)生,也可以由外部控制電路提供。 2 FPGA的配置模式 FPGA共有四種配置模式:從串模式(Slave Serial),主串模式(MasterSerial),從并模式(Slave Farallel/S e 1 e ctMap)以及邊界掃描模式(Boundary-Scan)。具體的配置模式由模式選擇引腳M2、M1、M0決定。 3配置過(guò)程 (1)初始化 系統(tǒng)上電后,如果FPGA滿足以下條件:Bank2的I/O輸出驅(qū)動(dòng)電壓Vcc0_2大于lv;器件內(nèi)部的供電電壓Vccint為2.5v,器件便會(huì)自動(dòng)進(jìn)行初始化。在系統(tǒng)上電的情況下,通過(guò)對(duì)PROG引腳置低電子,便可以對(duì)FPGA進(jìn)行重新配置。初始化過(guò)程完成后,DONE信號(hào)將會(huì)變低。 (2)清空配置存儲(chǔ)器 在完成初始化過(guò)程后,器件會(huì)將INIT信號(hào)置低電平,同時(shí)開(kāi)始清空配置存儲(chǔ)器。在清空完配置存儲(chǔ)器后,INIT信號(hào)將會(huì)重新被置為高電平。用戶可以通過(guò)將PROG或INIT信號(hào)(1NIT為雙向信號(hào))置為低電平,從而達(dá)到延長(zhǎng)清空配置存儲(chǔ)器的時(shí)間,以確保存儲(chǔ)器被清空的目的。 (3)加載配置數(shù)據(jù) 配置存儲(chǔ)器的清空完成后,器件對(duì)配置模式腳M2、N1、M0進(jìn)行采樣,以確定用何種方式來(lái)加載配置數(shù)據(jù)。 (4)CRC錯(cuò)誤檢查 器件在加載配置數(shù)據(jù)的同時(shí),會(huì)根據(jù)一定的算法產(chǎn)生一個(gè)CRC值,這個(gè)值將會(huì)和配置文件中內(nèi)置的CRC值進(jìn)行比較,如果兩者不一致,則說(shuō)明加載發(fā)生錯(cuò)誤,INIT引腳將會(huì)被置低電平,加載過(guò)程被中斷。此時(shí)若要進(jìn)行重新配置,只需將PROG置為低電平即可。 (5)START-UP 在START-UP階段中,F(xiàn)PGA會(huì)進(jìn)行一下操作: ①將DONE信號(hào)置高電平,若DONE信號(hào)沒(méi)有置高,則說(shuō)明數(shù)據(jù)加載過(guò)程失敗; ②在配置過(guò)程中,器件的所有I/O引腳均為三態(tài),此時(shí),全局三態(tài)信號(hào)GTS置低電平,這些I/O腳將會(huì)從三態(tài)切換到用戶設(shè)置的狀態(tài); ③全局復(fù)位信號(hào)GSR置低電平,所有觸發(fā)器進(jìn)入工作狀態(tài); ④全局寫允許信號(hào)GWE置低電平,所有內(nèi)部RAM有效; 整個(gè)過(guò)程共有8個(gè)時(shí)鐘周期C0-C7。在默認(rèn)的情況下,這些操作都和配置時(shí)鐘CCLK同步,在DONE信號(hào)置高電子之前,GTS,GSR,GWE都保持高電平。 4 SelectMap并行配置模式 SelectMap模式是一種8位并行配置模式,它是Virtex系列FPGA最快的一種配置模式,其配置時(shí)鐘可達(dá)66MHZ,每個(gè)配置時(shí)鐘周期內(nèi)有8位配置數(shù)據(jù)下載到FPGA內(nèi)。在對(duì)配置速度要求較高的一些應(yīng)用場(chǎng)合,一般使用SelectMap模式。 SelectMap端口是一個(gè)8位雙向數(shù)據(jù)端口,通過(guò)它實(shí)現(xiàn)對(duì)Virtex的配置。利用SelectMap對(duì)Virtex進(jìn)行配置時(shí),共有8個(gè)數(shù)據(jù)信號(hào)D0-D7和7個(gè)控制/狀態(tài)信號(hào),分別為:CCLK,PROG,DONE,INIT,CS,WRITE,BUSY。對(duì)Virtex進(jìn)行并行配置,應(yīng)用最為廣泛的接口電路便是CPLD+并行EPROM。 5串行菊花鏈配置方式 串行菊花鏈配置方式是指將配置數(shù)據(jù)從串行PROM順序下載到主FPGA器件和從FPGA器件中。配置時(shí)鐘CCLK由主FPGA器件提供。主器件將會(huì)被首先配置,在主器件配置完成前,其Dout引腳是沒(méi)有數(shù)據(jù)輸出的,從器件處于空閑狀態(tài)。在主器件配置完成后,其Din,Dout便形成直通狀態(tài),配置數(shù)據(jù)通過(guò)主器件的Dout進(jìn)入從器件的Din,對(duì)從器件進(jìn)行配置。 6結(jié)束語(yǔ) 使用并行EPROM對(duì)FPGA進(jìn)行配置時(shí),速度相對(duì)較快,存儲(chǔ)容量較大;而在一些對(duì)空間較為敏感,速度要求不太高的應(yīng)用中,利用串行方法進(jìn)行配置,可以減小電路板的面積,同時(shí)可以簡(jiǎn)化系統(tǒng)結(jié)構(gòu)。 欲知更多請(qǐng)?jiān)L問(wèn)中華矽智網(wǎng)https://www.sipmall.org

  歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(hbjingang.com)

0次

版權(quán)與免責(zé)聲明

凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號(hào)碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時(shí)間周一至周五
9:00-17:30

關(guān)注官方微信號(hào),
第一時(shí)間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫(kù)提出的寶貴意見(jiàn),您的參與是維庫(kù)提升服務(wù)的動(dòng)力!意見(jiàn)一經(jīng)采納,將有感恩紅包奉上哦!