基于Android車載虛擬儀表人機(jī)界面設(shè)計(jì)
車載虛擬儀表人機(jī)界面,是駕駛員獲取汽車工況數(shù)據(jù)的主要界面,便于駕駛員實(shí)時(shí)全面地掌握汽車工作狀態(tài),有效地與汽車進(jìn)行人機(jī)交互,對(duì)保障汽車安全穩(wěn)定的行駛有著重要意義,目前普遍使用的是Windows CE和Linux操作系...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2023-06-25 閱讀:364 關(guān)鍵詞:基于Android車載虛擬儀表人機(jī)界面設(shè)計(jì)虛擬儀表Android人機(jī)界面
LSI公司(NASDAQ:LSI)日前宣布推出其Axxia?4500產(chǎn)品系列通信處理器,適用于加速網(wǎng)絡(luò)性能,同時(shí)支持整個(gè)企業(yè)網(wǎng)日益增加的流量負(fù)載。Axxia4500系列是LSI首款為企業(yè)和數(shù)據(jù)中心網(wǎng)絡(luò)應(yīng)用以及向SDN演進(jìn)而推出的基于ARM技...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-28 閱讀:2579 關(guān)鍵詞:基于ARM技術(shù)的全新通信處理器ARM技術(shù)Axxia 4500Cortex-A15
簡(jiǎn)介 對(duì)計(jì)算功率和性能日益增長的需求已經(jīng)將嵌入式計(jì)算推向多核系統(tǒng)發(fā)展路徑。該遷移帶來一系列復(fù)雜的問題:我該如何遷移傳統(tǒng)軟件,使其與多核硬件一起使用?我是否需要...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-27 閱讀:2588 關(guān)鍵詞:如何簡(jiǎn)化向多核的遷移的基本指導(dǎo)通信處理器基站無線系統(tǒng)多核處理器
基于FPGA的音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)(二)
相關(guān)資料:基于FPGA的音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)(一) 3 系統(tǒng)的方案實(shí)現(xiàn) 3.1 各模塊仿真及描述 notetabs作為音符rom的地址發(fā)生器,此模塊中設(shè)置了一個(gè)8位2進(jìn)...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-26 閱讀:2932 關(guān)鍵詞:基于FPGA的音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)(二)FPGA音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA的音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)(一)
摘要:該文在EDA 開發(fā)平臺(tái)上,利用VHDL 語言設(shè)計(jì)數(shù)控分頻器電路,采用可編程邏輯器件CPLD/FPGA,經(jīng)過整體分析、模塊化分析、整體與模塊的仿真分析三個(gè)步驟,以樂曲《梁祝》...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-26 閱讀:7249 關(guān)鍵詞:基于FPGA的音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)(一)FPGA音樂硬件演奏電路設(shè)計(jì)與實(shí)現(xiàn)
ARM發(fā)布Cortex-A50系列POP IP產(chǎn)品
ARM近日宣布針對(duì)臺(tái)積電28HPM(移動(dòng)高性能)工藝技術(shù),推出基于ARMv8架構(gòu)的Cortex-A57與Cortex-A53處理器優(yōu)化包(POP)IP產(chǎn)品,并同時(shí)發(fā)布針對(duì)臺(tái)積公司16納米FinFET工藝技術(shù)的POPIP產(chǎn)品路線圖。POP技術(shù)是ARM
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-25 閱讀:3921 關(guān)鍵詞:ARM針對(duì)臺(tái)積電28HPM發(fā)布Cortex-A50系列POP IP產(chǎn)品處理器優(yōu)化包POPARM
基于異構(gòu)多核處理器的靜態(tài)任務(wù)調(diào)度研究(二)
接上文:基于異構(gòu)多核處理器的靜態(tài)任務(wù)調(diào)度研究(一)3實(shí)驗(yàn)驗(yàn)證3.1性能評(píng)價(jià)參數(shù)在靜態(tài)任務(wù)調(diào)度中,任務(wù)調(diào)度的開銷比較小,任務(wù)調(diào)度的總長度成為評(píng)價(jià)一個(gè)任務(wù)調(diào)度算法的性能標(biāo)準(zhǔn),除此之外還有任務(wù)調(diào)度長度比率、算法...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-24 閱讀:2864 關(guān)鍵詞:基于異構(gòu)多核處理器的靜態(tài)任務(wù)調(diào)度研究(二)異構(gòu)多核處理器靜態(tài)任務(wù)
基于異構(gòu)多核處理器的靜態(tài)任務(wù)調(diào)度研究(一)
摘 要:針對(duì)現(xiàn)存任務(wù)調(diào)度算法優(yōu)先級(jí)選取過于單一、冗余任務(wù)處理較晚的問題,提出一種基于加權(quán)優(yōu)先級(jí)的任務(wù)調(diào)度算法-WPTS算法。該算法綜合考慮任務(wù)3個(gè)屬性的加權(quán)值以決定任...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-24 閱讀:3582 關(guān)鍵詞:基于異構(gòu)多核處理器的靜態(tài)任務(wù)調(diào)度研究(一)異構(gòu)多核處理器靜態(tài)任務(wù)調(diào)度研究
雙MicroBlaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)(二)
相關(guān)資料:雙MicroBlaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)(一) 1.3 軟件設(shè)計(jì) 1.3.1 存儲(chǔ)器映像 為了保證每個(gè)處理器在執(zhí)行軟件部分時(shí)不發(fā)生沖突,必須對(duì)其存儲(chǔ)器進(jìn)行存儲(chǔ)器映像。圖2是存儲(chǔ)器映像圖。圖2 處理...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-24 閱讀:3447 關(guān)鍵詞:雙MicroBlaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)(二)MicroBlaze軟核處理器SOPC系統(tǒng)設(shè)計(jì)
雙MicroBlaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)(一)
引 言:隨著時(shí)代的發(fā)展,單核片上可編程系統(tǒng)SOPC(SystemOn a Programmable Chip)解決復(fù)雜問題的能力與處理速度已很難滿足用戶的需求,面向多處理器SOPC系統(tǒng)的設(shè)計(jì)成為片上系統(tǒng)發(fā)展的必然趨勢(shì)。具有高密度、大容量...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-24 閱讀:6252 關(guān)鍵詞:雙MicroBlaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)(一)MicroBlaze軟核處理器SOPC系統(tǒng)設(shè)計(jì)
基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)設(shè)計(jì)(一)
摘要:為了解決基于并行總線結(jié)構(gòu)的抗惡劣環(huán)境計(jì)算機(jī)通用性差的問題,提出了一種基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)的設(shè)計(jì)方法,該方法包括了基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)的主要設(shè)計(jì)思路和實(shí)現(xiàn)過程;在該方法中通...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:1605 關(guān)鍵詞:基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)設(shè)計(jì)(一)國產(chǎn)多核處理器可重構(gòu)計(jì)算機(jī)設(shè)計(jì)多核處理器
基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)設(shè)計(jì)(二)
相關(guān)信息:基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)設(shè)計(jì)(一) 2.1.1 器件選型 計(jì)算機(jī)器件的選型不僅關(guān)系到計(jì)算機(jī)的整體性能,更重要的是,直接影響到潛在用戶目標(biāo)系統(tǒng)在開發(fā)時(shí)硬件設(shè)計(jì)的復(fù)雜度。因此在完成預(yù)期功...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:3111 關(guān)鍵詞:基于國產(chǎn)多核處理器的可重構(gòu)計(jì)算機(jī)設(shè)計(jì)(二)國產(chǎn)多核處理器可重構(gòu)計(jì)算機(jī)設(shè)計(jì)多核處理器
ARM嵌入式微處理器的發(fā)展及其面臨的挑戰(zhàn)
摘要:在如今這個(gè)信息化時(shí)代,ARM嵌入式系統(tǒng)在各個(gè)領(lǐng)域均得到了廣泛的應(yīng)用。本文從ARM的概念入手,就ARM嵌入式微處理器的相關(guān)內(nèi)容進(jìn)行了概述,并重點(diǎn)就ARM嵌入式微處理器的應(yīng)用及發(fā)展情況,以及未來發(fā)展過程中所面臨...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:2511 關(guān)鍵詞:ARM嵌入式微處理器的發(fā)展及其面臨的挑戰(zhàn)ARM嵌入式微處理器微處理器的發(fā)展ARM
基于PCI 和FPGA 的InSAR 基線測(cè)量實(shí)時(shí)采集系統(tǒng)(二)
相關(guān)資料:基于PCI和FPGA的InSAR基線測(cè)量實(shí)時(shí)采集系統(tǒng)(一) 2. 3 FPGA 邏輯控制 基于FPGA 的時(shí)序邏輯控制模塊是本系統(tǒng)的設(shè)計(jì),能夠?qū)崿F(xiàn)對(duì)相機(jī)和激光測(cè)距儀的模式設(shè)置、相機(jī)和激光測(cè)距儀的數(shù)據(jù)同步控制、多...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:3179 關(guān)鍵詞:基于PCI 和FPGA 的InSAR 基線測(cè)量實(shí)時(shí)采集系統(tǒng)(二)PCIFPGAInSAR基線測(cè)量實(shí)時(shí)采集系統(tǒng)
基于Nios II 軟核處理器的SD卡接口設(shè)計(jì)(二)
2.1 SD卡初始化 在對(duì)SD 卡進(jìn)行讀/寫之前,必須知道卡的類型、卡的容量、卡的大小等信息。具體來說,初始化函數(shù)主要完成以下工作: (1) 微處理器(這里指Nios II)...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:1928 關(guān)鍵詞:基于Nios II 軟核處理器的SD卡接口設(shè)計(jì)(二)Nios II軟核處理器SD卡接口
基于Nios II 軟核處理器的SD卡接口設(shè)計(jì)(一)
摘要:隨著FPGA的低成本化和整合資源的不斷增強(qiáng),F(xiàn)PGA在整個(gè)嵌入式市場(chǎng)中的份額在不斷增加。基于FPGA的NiosII軟核以其高度的設(shè)計(jì)靈活性和完全可定制性在現(xiàn)今電子產(chǎn)品設(shè)計(jì)及...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:4144 關(guān)鍵詞:基于Nios II 軟核處理器的SD卡接口設(shè)計(jì)(一)Nios II軟核處理器SD卡接口設(shè)計(jì)
基于PCI和FPGA的InSAR基線測(cè)量實(shí)時(shí)采集系統(tǒng)(一)
摘要:針對(duì)雙天線干涉SAR 基線測(cè)量系統(tǒng)數(shù)據(jù)量大、實(shí)時(shí)性要求高和體積小的特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA + PCI 的實(shí)時(shí)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。 系統(tǒng)基于PCI 總線技術(shù),采用FPGA 和大容量SDRAM 對(duì)采集數(shù)據(jù)進(jìn)行控制和緩存...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-23 閱讀:2792 關(guān)鍵詞:基于PCI和FPGA的InSAR基線測(cè)量實(shí)時(shí)采集系統(tǒng)(一)PCIFPGAInSAR基線測(cè)量實(shí)時(shí)采集系統(tǒng)
在科技飛速發(fā)展的今天,我們周圍一切都發(fā)生著翻天覆地的變化,而傳統(tǒng)工業(yè)也正經(jīng)歷著一場(chǎng)有著“第三次工業(yè)革命”之稱的深刻變革。這場(chǎng)變革正發(fā)生在我們的身邊,其是“制造業(yè)...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-16 閱讀:2897 關(guān)鍵詞:淺談ARM智能工業(yè)嵌入式微處理器ARM智能工業(yè)嵌入式微處理器
萊迪思推出針對(duì)微型系統(tǒng)的世界上最小的FPGA
萊迪思半導(dǎo)體宣布推出iCE40 LP384 FPGA,超低密度FPGA擴(kuò)展的iCE40系列的最小器件。能夠使設(shè)計(jì)人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產(chǎn)品差異化,新的小尺...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-02 閱讀:2823 關(guān)鍵詞:萊迪思推出針對(duì)微型系統(tǒng)的世界上最小的FPGAFPGA萊迪思半導(dǎo)體FPGA
嵌入式系統(tǒng)--物聯(lián)網(wǎng)重要技術(shù)組成
自從物聯(lián)網(wǎng)概念在美國誕生起,物聯(lián)網(wǎng)就成為新一代信息技術(shù)的重要組成部分,是互聯(lián)網(wǎng)與嵌入式系統(tǒng)發(fā)展到階段的融合。作為物聯(lián)網(wǎng)重要技術(shù)組成的嵌入式系統(tǒng),嵌入式系統(tǒng)的視角...
分類:嵌入式系統(tǒng)/ARM技術(shù) 時(shí)間:2013-04-02 閱讀:2553 關(guān)鍵詞:嵌入式系統(tǒng)--物聯(lián)網(wǎng)重要技術(shù)組成物聯(lián)網(wǎng)嵌入式系統(tǒng)射頻識(shí)別
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理


















