FPGA器件配置流程
出處:tiger_king 發(fā)布于:2008-09-16 15:01:27
Xilinx的FPGA器件配置流程共有4個(gè)階段,每個(gè)階段分別執(zhí)行不同的命令和操作。這4個(gè)階段分別為配置存儲(chǔ)器清除、初始化、裝入配置數(shù)據(jù)和啟動(dòng)器件,下面以Spartan-3的加載為例說明這個(gè)過程。
(1)配置存儲(chǔ)器清除階段(如圖1所示)
在該流程中,檢測(cè)VCCINT是否大于1V,輔助電源rCCAUX是否大于2V,BANK4(VCCO_4)的電源電壓是否大于1V。所有的非配置引腳,即用戶輸入/輸出引腳被上拉(與HSWAP_EN的狀態(tài)有關(guān)),INIT_B初始化狀態(tài)信號(hào),DONE將信號(hào)置為低(Low)清除FPGA內(nèi)部的存儲(chǔ)器。檢測(cè)PROG_B引腳是否由低電平變成高電平,若為高電平,再清除存儲(chǔ)器并進(jìn)入下一階段。
(2)初始化階段(如圖2所示)
在該階段中首先釋放INIT_B信號(hào)腳,如果外部仍然將該腳置低,將進(jìn)入延遲和循環(huán)測(cè)試,直到INIT_B信號(hào)腳為高時(shí)止。根據(jù)設(shè)置的模式,采樣模式設(shè)置引腳進(jìn)入不同的配置狀態(tài)。這些工作完成后,進(jìn)入下一階段。
(3)裝入配置數(shù)據(jù)階段(如圖3所示)
在該階段裝入數(shù)據(jù),每個(gè)時(shí)鐘配置一位或一個(gè)字節(jié),并進(jìn)行循環(huán)冗余碼( CRC)校驗(yàn)。如果出錯(cuò),將INIT B引腳強(qiáng)行置低,并終止配置流程;如果檢測(cè)通過,將進(jìn)入一個(gè)流程階段。
(4)啟動(dòng)器件階段(如圖4所示)
啟動(dòng)器件階段的默認(rèn)執(zhí)行順序?yàn)槭紫柔尫臘ONE引腳,利用外部所連接的上拉電阻使該信號(hào)呈現(xiàn)高電平:其次使能所有的輸入/輸出(LO)引腳,即保持設(shè)計(jì)所定義的信號(hào)狀態(tài),然后分別釋放全局寫使能信號(hào)(GWE)和全局復(fù)位信號(hào)(GSR),這些信號(hào)的處理順序可以通過參數(shù)設(shè)置來改變。這些主作完成之后,器件將進(jìn)入的工作狀態(tài)。

圖1 配置存儲(chǔ)器清除階段流程

圖2 初始化階段流程

圖3 裝入配置數(shù)據(jù)階段流程

圖4 啟動(dòng)器件階段流程
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理









