基于SOPC的數(shù)據(jù)采集與處理系統(tǒng)設(shè)計
摘 要:基于礦井地震勘探中對數(shù)據(jù)采集與處理的高性能要求,本文采用SOPC (可編程片上系統(tǒng))技術(shù)設(shè)計了多通道數(shù)據(jù)采集與處理系統(tǒng)。系統(tǒng)采用24位模數(shù)轉(zhuǎn)換芯片實現(xiàn)高數(shù)據(jù)采集;利...
分類:EDA/PLD/PLC 時間:2011-01-27 閱讀:2976 關(guān)鍵詞:基于SOPC的數(shù)據(jù)采集與處理系統(tǒng)設(shè)計數(shù)據(jù)采集
音頻交換混合矩陣是各種會議、演播、指揮系統(tǒng)的設(shè)備,連接不同的音頻輸入、輸出設(shè)備,實現(xiàn)音頻的交換及混合功能,并實現(xiàn)音頻信號的控制與調(diào)度。 傳統(tǒng)的音頻矩陣通常基于...
分類:EDA/PLD/PLC 時間:2011-01-26 閱讀:3512 關(guān)鍵詞:一種音頻交換混合矩陣設(shè)計與實現(xiàn)PGA4311PCM1681音頻交換混合矩陣
基于FPGA+ DSP的實時圖像處理系統(tǒng)設(shè)計與實現(xiàn)
摘 要: 針對圖像處理系統(tǒng)計算量大、實時性高和體積小的要求, 研制了一種以DSP為主處理器FPGA 為輔處理器的高性能實時圖像處理系統(tǒng)。利用這兩種芯片的各自特點, 將算法分...
分類:EDA/PLD/PLC 時間:2011-01-19 閱讀:3017 關(guān)鍵詞:基于FPGA+ DSP的實時圖像處理系統(tǒng)設(shè)計與實現(xiàn)TMS320C6416
基于VHDL +FPGA 的自動售貨機控制模塊的設(shè)計與實現(xiàn)
EDA技術(shù)是以計算機為工具完成數(shù)字系統(tǒng)的邏輯綜合、布局布線和設(shè)計仿真等工作。電路設(shè)計者只需要完成對系統(tǒng)功能的描述,就可以由計算機軟件進行系統(tǒng)處理,得到設(shè)計結(jié)果,并且修...
分類:EDA/PLD/PLC 時間:2011-01-04 閱讀:4436 關(guān)鍵詞:基于VHDL +FPGA 的自動售貨機控制模塊的設(shè)計與實現(xiàn)
基于VHDL的2FSK調(diào)制解調(diào)器設(shè)計
摘 要:在數(shù)字通信系統(tǒng)中,數(shù)字調(diào)制與解調(diào)技術(shù)占有非常重要的地位。文中介紹了FSK調(diào)制解調(diào)的基本原理,用VHDL語言實現(xiàn)了2FSK調(diào)制解調(diào)器的設(shè)計,整個系統(tǒng)設(shè)計在MAX+plusII開...
分類:EDA/PLD/PLC 時間:2010-12-31 閱讀:8368 關(guān)鍵詞:基于VHDL的2FSK調(diào)制解調(diào)器設(shè)計EPM7032LC44-152FSK調(diào)制解調(diào)器
摘 要:現(xiàn)在市場上的各種電阻和電阻箱有不足之處,不能滿足一些研發(fā)場所的要求,為了解決這一問題,本文介紹一種基于FPGA的可直接輸入阻值提供不同電阻的設(shè)計方法。FPGA通...
分類:EDA/PLD/PLC 時間:2010-12-30 閱讀:2918 關(guān)鍵詞:基于FPGA的可編程電阻的設(shè)計
基于FPGA 和PCI 的高測速板卡的設(shè)計與實現(xiàn)
摘 要: 經(jīng)典的碼盤數(shù)字測速方法有M 法、T 法、M/ T 法,但都有一定的不足。為了克服原有方法的不足,設(shè)計并實現(xiàn)了一種在較大速度范圍都有良好和良好快速性的測速方法。電路...
分類:EDA/PLD/PLC 時間:2010-12-30 閱讀:3042 關(guān)鍵詞:基于FPGA 和PCI 的高精度測速板卡的設(shè)計與實現(xiàn)高精度測速板卡
基于CPLD 的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計
摘 要:隨著數(shù)字化生活的到來, 數(shù)據(jù)采集系統(tǒng)在日常生活中的應用越來越顯著。模擬信號和數(shù)字信號之間的轉(zhuǎn)換已成為計算機控制系統(tǒng)中不可缺少的環(huán)節(jié)。較傳統(tǒng)數(shù)據(jù)采集系統(tǒng), ...
分類:EDA/PLD/PLC 時間:2010-12-28 閱讀:4377 關(guān)鍵詞:基于CPLD 的多路數(shù)據(jù)采集系統(tǒng)的設(shè)計DAC0832ADC0809ADC0832數(shù)據(jù)采集
基于MAX+ PLUS 的十進制計數(shù)器的設(shè)計
摘 要: MAX+ PLUS Ⅱ 軟件是一種易學易用的設(shè)計開發(fā)環(huán)境, 它在數(shù)字電路設(shè)計中的應用越來越廣泛。基于此, 首先介紹了MAX + PLUS Ⅱ 軟件常用的設(shè)計輸入方法; 其次設(shè)計了...
分類:EDA/PLD/PLC 時間:2010-12-22 閱讀:4509 關(guān)鍵詞:基于MAX+ PLUS 的十進制計數(shù)器的設(shè)計十進制計數(shù)器
摘要: 用于電能計量的諧波電壓源要求具有很強的諧波合成能力,因此,對采樣頻率要求較高。目前,絕大多數(shù)諧波電壓源裝置采用DSP 作為控制芯片。DSP 雖然有著很強的信號處理...
分類:EDA/PLD/PLC 時間:2010-12-22 閱讀:3850 關(guān)鍵詞:基于FPGA 的諧波電壓源離散域建模與仿真諧波電壓源
摘要: 針對在自動控制系統(tǒng)設(shè)計領(lǐng)域和通信領(lǐng)域中有著廣泛運用的AD7862芯片, 介紹了一種基于FPGA 的驅(qū)動接口電路的設(shè)計。闡述了AD7862的特點及基本功能, 以及基于這些功能特...
分類:EDA/PLD/PLC 時間:2010-12-21 閱讀:3234 關(guān)鍵詞:一種基于FPGA 的驅(qū)動接口電路的設(shè)計AD7862
摘要: 為了在不增加CPU 工作負擔的前提下,實現(xiàn)標準鍵盤和矩陣鍵盤雙鍵盤同時工作,提出了一種基于復雜可編邏輯器件(CPLD)的矩陣鍵盤掃描方案,實現(xiàn)了在矩陣鍵盤狀態(tài)控...
分類:EDA/PLD/PLC 時間:2010-12-20 閱讀:4104 關(guān)鍵詞:基于CPLD 的矩陣鍵盤掃描模塊設(shè)計
基于 FPGA的音樂流水燈控制系統(tǒng)的設(shè)計
摘要:介紹一種基于 FPGA的音樂流水燈控制器, 采用硬件描述語言對其進行描述, 分別實現(xiàn)樂曲的播放和同步流水燈的閃爍。并構(gòu)建一個 SOPC系統(tǒng), 集成 LCD模塊來顯示實時音樂的...
分類:EDA/PLD/PLC 時間:2010-12-18 閱讀:3702 關(guān)鍵詞:基于 FPGA的音樂流水燈控制系統(tǒng)的設(shè)計音樂流水燈
摘要:無功功率計量方法中的移相法有兩種實現(xiàn)方法,一種是基于采樣點平移,另一種是利用希爾伯特濾波器。在Matlab 上對這兩種方法進行了設(shè)計、仿真,并采用EP2C50 型號的FP...
分類:EDA/PLD/PLC 時間:2010-12-15 閱讀:3827 關(guān)鍵詞:無功功率計量中移相法的FPGA實現(xiàn)
隨著便攜式消費電子、工業(yè)、醫(yī)療、汽車電子及軍品應用呈指數(shù)增長,系統(tǒng)必須采用能延長電池壽命的功耗較低的半導體器件。為響應這一需求,整個半導體行業(yè)一直努力提供高能效的芯片和系統(tǒng)。然而,如果具功耗意識(power...
分類:EDA/PLD/PLC 時間:2010-12-15 閱讀:1676 關(guān)鍵詞:實現(xiàn)具功耗意識設(shè)計的關(guān)鍵
用Multisim 仿真分析數(shù)據(jù)選擇器的工作過程
摘 要:介紹用M ultisim 仿真軟件分析數(shù)據(jù)選擇器工作過程的方法, 即用Multisim 仿真軟件中的字組產(chǎn)生器產(chǎn)生數(shù)據(jù)選擇器的各個數(shù)據(jù)輸入信號, 字組產(chǎn)生器的字組內(nèi)容反映數(shù)據(jù)...
分類:EDA/PLD/PLC 時間:2010-12-13 閱讀:6086 關(guān)鍵詞:用Multisim 仿真分析數(shù)據(jù)選擇器的工作過程74LS153
基于FPGA的誘發(fā)電位儀系統(tǒng)設(shè)計
摘要:設(shè)計了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個誘發(fā)電位儀的總體設(shè)計,討論了FPGA作為主芯片的各模塊集成設(shè)計,在此基礎(chǔ)上論述了ADSl258模/教轉(zhuǎn)換芯片的特點...
分類:EDA/PLD/PLC 時間:2010-12-10 閱讀:2088 關(guān)鍵詞:基于FPGA的誘發(fā)電位儀系統(tǒng)設(shè)計ADS1258誘發(fā)電位儀
摘 要: 為了簡化應用系統(tǒng)中的三線制同步串行通信擴展接口,減小系統(tǒng)體積,降低系統(tǒng)功耗,通過研究三線制同步串行通信的原理,利用FPGA,結(jié)合硬件描述語言VHDL,設(shè)計了三...
分類:EDA/PLD/PLC 時間:2010-12-07 閱讀:2850 關(guān)鍵詞:基于FPGA的三線制同步串行通信控制器設(shè)計三線制同步串行通信
摘要:利用鎖相環(huán)進行載波跟蹤是獲取本地載波的一種重要方法,針對鎖相環(huán)的噪聲性能和跟蹤速度不能同時達到的限制,在鎖相環(huán)PLL中引入自適應模塊,根據(jù)環(huán)路所處的環(huán)境自適...
分類:EDA/PLD/PLC 時間:2010-12-06 閱讀:3488 關(guān)鍵詞:基于FPGA的自適應鎖相環(huán)設(shè)計自適應鎖相環(huán)
基于FPGA與DDS的信號源設(shè)計與實現(xiàn)
目前,大多通信設(shè)備都是針對某一種或少量幾種固定的通信體制、信號調(diào)制樣式以及信號特征參數(shù),例如GSM移動通信信號只有GMSK一種調(diào)制樣式,其調(diào)制速率為22.8 Kbit/s,因此這...
分類:EDA/PLD/PLC 時間:2010-11-26 閱讀:4062 關(guān)鍵詞:基于FPGA與DDS的信號源設(shè)計與實現(xiàn)TPS54613TPS54615DAC2904信號源




























