基于FPGA和單片機(jī)的串行通信接口設(shè)計(jì)
摘要:本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:2439 關(guān)鍵詞:基于FPGA和單片機(jī)的串行通信接口設(shè)計(jì)RS232FPGA單片機(jī)串行通信接口
本模塊的功能是驗(yàn)證實(shí)現(xiàn)和PC機(jī)進(jìn)行基本的串口通信的功能。需要在PC機(jī)上安裝一個串口調(diào)試工具來驗(yàn)證程序的功能。程序?qū)崿F(xiàn)了一個收發(fā)一幀10個bit(即無奇偶校驗(yàn)位)的串口控制器,10個bit是1位起始位,8個數(shù)據(jù)位,1個...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:6254 關(guān)鍵詞:VHDL設(shè)計(jì)的串口通信程序VHDL串口通信程序CPLD
怎樣實(shí)現(xiàn)Verilog模擬PS2協(xié)議
PS2協(xié)議讀鍵盤值相當(dāng)簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程. 1.明確接線關(guān)系,只需接4根線,VCC要+5V,3.3我測試過不能用,時鐘和數(shù)據(jù)線要用bidir雙向...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:3399 關(guān)鍵詞:怎樣實(shí)現(xiàn)Verilog模擬PS2協(xié)議Verilog
CPLD設(shè)計(jì)的驅(qū)動數(shù)碼顯示電路案例
顯示原理: 八段數(shù)碼顯示管如圖1.1 所示,八段數(shù)碼管每一段為一發(fā)光二極管,共有a~g 以及小數(shù)點(diǎn)dp 八個發(fā)光二極管。將八段數(shù)碼管中的每個二極管的陰極并聯(lián)在一起,組成...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:3700 關(guān)鍵詞:CPLD設(shè)計(jì)的驅(qū)動數(shù)碼顯示電路案例FPGA數(shù)碼顯示二極管
FPGA設(shè)計(jì)的SPI自動發(fā)送模塊技術(shù)
一、摘要: SPI 接口應(yīng)用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產(chǎn)生SPI 時序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術(shù)的發(fā)展,人們往往需要自己...
分類:EDA/PLD/PLC 時間:2010-06-21 閱讀:2189 關(guān)鍵詞:FPGA設(shè)計(jì)的SPI自動發(fā)送模塊技術(shù)FPGAMCU
摘要:VMM是一種基于 SystemVerilog語言的驗(yàn)證方法學(xué),它通過引入斷言、抽象化、自動化與重用這四種機(jī)制提高了項(xiàng)目驗(yàn)證的生產(chǎn)率。本文通過一個實(shí)例介紹怎樣利用 VMM建立基...
分類:EDA/PLD/PLC 時間:2010-06-18 閱讀:4152 關(guān)鍵詞:利用VMM建立基于事務(wù)的層次化驗(yàn)證平臺Verilog語言SoC芯片
基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)
1 引言 某飛行器發(fā)射前,需測試飛行器各項(xiàng)參數(shù),參數(shù)測試是通過數(shù)據(jù)記錄器記錄飛行器數(shù)據(jù)并傳至地面測試臺。測試過程中,為了保證測試人員人身安全,飛行器和地面測試臺...
分類:EDA/PLD/PLC 時間:2010-06-17 閱讀:3186 關(guān)鍵詞:基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)DS92LV1021CLC001DS92LV1212CLC012FPGA
賽普拉斯為PSoC 5可編程片上系統(tǒng)架構(gòu)推出新型開發(fā)平臺
賽普拉斯半導(dǎo)體公司日前宣布,為其革命性的PSoC 5可編程片上系統(tǒng)架構(gòu)推出新型開發(fā)平臺。公司同時推出了兩款新型開發(fā)工具和PSoC Creator集成開發(fā)環(huán)境(IDE)的新版本,并宣布C...
分類:EDA/PLD/PLC 時間:2010-06-17 閱讀:4230 關(guān)鍵詞:賽普拉斯為PSoC 5可編程片上系統(tǒng)架構(gòu)推出新型開發(fā)平臺CY8CKIT-001可編程片上系統(tǒng)
基于VHDL的99小時定時器設(shè)計(jì)及實(shí)現(xiàn)
0 引言 傳統(tǒng)的定時器硬件連接比較復(fù)雜,可靠性差,而且計(jì)時時間短,難以滿足需要。本設(shè)計(jì)采用可編程芯片和VHDL語言進(jìn)行軟硬件設(shè)計(jì),不但可使硬件大為簡化,而且穩(wěn)定性也...
分類:EDA/PLD/PLC 時間:2010-06-12 閱讀:3683 關(guān)鍵詞:基于VHDL的99小時定時器設(shè)計(jì)及實(shí)現(xiàn)EP1C6Q240C8VHDL定時器
1 引言 激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時用與激光束同軸的壓縮氣體吹 走被熔化的材料,來完成所需軌跡圖形的切割或者 相應(yīng)工藝品表面的雕刻...
分類:EDA/PLD/PLC 時間:2010-06-10 閱讀:2358 關(guān)鍵詞:基于CPLD的激光驅(qū)動電源的設(shè)計(jì)VIPER22AC220VCPLD驅(qū)動電源
摘要:本文根據(jù)發(fā)射激光信號的要求,采用CPLD產(chǎn)生了頻率及占空比可調(diào)的激光調(diào)制信號,利用視頻同步分離器LM1881實(shí)現(xiàn)了激光調(diào)制信號與視頻輸入信號的同步,保證了激光光束多...
分類:EDA/PLD/PLC 時間:2010-06-10 閱讀:2402 關(guān)鍵詞:基于CPLD的發(fā)射激光多頻率同步調(diào)制器EPM3128ATC100-10LM1881TDS3032BMAX3000ACPLD調(diào)制器
摘要 在信號傳輸中,BCH碼被廣泛應(yīng)用于動態(tài)的實(shí)時無線通信中,而底層的單片機(jī)級信號傳輸往往只采用奇偶校驗(yàn)等簡單方法。本文結(jié)合一些測控系統(tǒng)和監(jiān)控系統(tǒng)的開發(fā),提出一種用...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:2940 關(guān)鍵詞:基于匯編語言的BCH解碼校驗(yàn)算法匯編語言
摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對連續(xù)脈沖信號的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3521 關(guān)鍵詞:FPGA的多路可控脈沖延遲系統(tǒng)DS1020A3P250FPGA
一種基于FPGA的雷達(dá)波束控制系統(tǒng)設(shè)計(jì)
O 引言 波束控制系統(tǒng)的基本功能是給天線陣列中各個移相器提供所需要的控制信號。除此基本功能外,現(xiàn)代雷達(dá)還要求波束控制系統(tǒng)高速高效、低成本、小型化,并具有波束控制...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:2501 關(guān)鍵詞:一種基于FPGA的雷達(dá)波束控制系統(tǒng)設(shè)計(jì)FPGA
基于CPLD的數(shù)據(jù)采集與顯示接口電路仿真設(shè)計(jì)
1 引言 CPLD稱為復(fù)雜可編程邏輯設(shè)計(jì)芯片,它是大規(guī)模可編程器件,具有高集成度、高可靠性、高速度的特點(diǎn)。CPLD是利用EDA技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的載體。硬件描述語言是EDA...
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3725 關(guān)鍵詞:基于CPLD的數(shù)據(jù)采集與顯示接口電路仿真設(shè)計(jì)DAC0832ADC0809EPM7128AD0809CPLD顯示接口
Premier Farnell推出集成DesignLink接口的CAD工具EAGLE軟件第5.10.0 版本
派睿電子的母公司PremierFarnell集團(tuán)近日宣布推出集成了DesignLink(數(shù)據(jù)轉(zhuǎn)換)接口的CAD工具EAGLE軟件第5.10.0版本。最新版CadSoft(PremierFarnell子公司)EAGLE軟件是同類產(chǎn)品中最為暢銷的CAD
分類:EDA/PLD/PLC 時間:2010-06-09 閱讀:3897 關(guān)鍵詞:Premier Farnell推出集成DesignLink接口的CAD工具EAGLE軟件第5.10.0 版本
如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會薄很多。現(xiàn)在設(shè)計(jì)人員不僅要從多種處理器架構(gòu)中進(jìn)行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計(jì)都以處理器內(nèi)...
分類:EDA/PLD/PLC 時間:2010-06-08 閱讀:2852 關(guān)鍵詞:整合ARM、FPGA與可編程模擬電路的單芯片方案ARMFPGA可編程模擬電路
可實(shí)現(xiàn)快速鎖定的FPGA片內(nèi)延時鎖相環(huán)設(shè)計(jì)
微電子技術(shù)的持續(xù)發(fā)展使得FPGA具有更高的系統(tǒng)集成度和工作頻率。系統(tǒng)性能較大程度上決定于系統(tǒng)的時鐘延遲和偏斜。由于FPGA具有豐富的可編程邏輯資源及時鐘網(wǎng)絡(luò),隨之而來的...
分類:EDA/PLD/PLC 時間:2010-06-04 閱讀:2423 關(guān)鍵詞:可實(shí)現(xiàn)快速鎖定的FPGA片內(nèi)延時鎖相環(huán)設(shè)計(jì)FPGA
VHDL語言為的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
0 引言 VHDL超高速集成電路硬件描述語言是隨著集成電路系統(tǒng)化和高度集成化逐步發(fā)展起來的,是一種用于數(shù)字系統(tǒng)設(shè)計(jì)、測試,面向多領(lǐng)域、多層次的IEEE標(biāo)準(zhǔn)硬件描述語言。...
分類:EDA/PLD/PLC 時間:2010-06-03 閱讀:3535 關(guān)鍵詞:VHDL語言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用VHDL語言
多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法
摘要 針對目前廣泛使用的以大容量FPGA實(shí)現(xiàn)主要功能的多節(jié)點(diǎn)系統(tǒng)的遠(yuǎn)程升級問題,提出了一種基于ATmega64單片機(jī)和RS485總線以及接入以太網(wǎng)的主控計(jì)算機(jī)的實(shí)現(xiàn)方案。該方案具有低成本等顯著的特點(diǎn),可以簡單、有效地解...
分類:EDA/PLD/PLC 時間:2010-06-03 閱讀:3047 關(guān)鍵詞:多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法SP485RSST36VF1601CXC3S4000FPGA
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號鏈中的濾波與功耗管理

























