日韩欧美自拍在线观看-欧美精品在线看片一区二区-高清性视频一区二区播放-欧美日韩女优制服另类-国产精品久久久久久av蜜臀-成人在线黄色av网站-肥臀熟妇一区二区三区-亚洲视频在线播放老色-在线成人激情自拍视频

EDA/PLD/PLC

基于FPGA在彈上信息處理機(jī)中的應(yīng)用

引言  信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測(cè)信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測(cè)、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)...

分類:EDA/PLD/PLC 時(shí)間:2010-03-01 閱讀:2375 關(guān)鍵詞:基于FPGA在彈上信息處理機(jī)中的應(yīng)用AT91FR40162SFPGA

利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理

為了支持“三重播放”應(yīng)用,人們對(duì)高速通信和超快速計(jì)算的需求日益增大,這向系統(tǒng)開(kāi)發(fā)師、算法開(kāi)發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標(biāo)準(zhǔn)、組件和聯(lián)網(wǎng)設(shè)備融合成一個(gè)整體。  同時(shí),開(kāi)發(fā)人員不但...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:4552 關(guān)鍵詞:利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理FPGA

如何有效地管理FPGA設(shè)計(jì)中的時(shí)序問(wèn)題

一、摘要  從簡(jiǎn)單SRAM接口到高速同步接口,TimingDesigner軟件允許設(shè)計(jì)者在設(shè)計(jì)流程的初期就判斷出潛在的時(shí)序問(wèn)題,盡可能在時(shí)間解決時(shí)序問(wèn)題。在設(shè)計(jì)過(guò)程的早期檢測(cè)到時(shí)序問(wèn)題,不僅節(jié)省時(shí)間,而且可以更容易的實(shí)...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:2612 關(guān)鍵詞:如何有效地管理FPGA設(shè)計(jì)中的時(shí)序問(wèn)題FPGA

基于CPLD的頻譜電平顯示電路設(shè)計(jì)與實(shí)現(xiàn)

摘要:本文基于VHDL硬件描述語(yǔ)言,利用CPLD器件EPM570T100C5和LED點(diǎn)陣屏實(shí)現(xiàn)了對(duì)音頻信號(hào)的頻譜顯示,給出了設(shè)計(jì)過(guò)程、VHDL語(yǔ)言源程序和實(shí)驗(yàn)結(jié)果,拓展了CPLD在顯示領(lǐng)域的應(yīng)用。  1.引言  LED點(diǎn)陣顯示屏具有醒目、...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:3792 關(guān)鍵詞:基于CPLD的頻譜電平顯示電路設(shè)計(jì)與實(shí)現(xiàn)74HC138EPM570T100C5ADC0809A/D0809CPLD平顯示電路

基于FPGA+PC104的數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

摘要:針對(duì)船舶防碰撞系統(tǒng)研制的需要,本文研究、設(shè)計(jì)一種基于船載導(dǎo)航雷達(dá)的新型防碰撞報(bào)警系統(tǒng),該系統(tǒng)充分利用現(xiàn)代發(fā)展的大規(guī)模集成電路技術(shù)和數(shù)字處理技術(shù),將FPGA和PC/104相結(jié)合。對(duì)雷達(dá)原始信號(hào)進(jìn)行采樣、檢測(cè)、...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:5118 關(guān)鍵詞:基于FPGA+PC104的數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)ULN28032N2222PC104EP1C6FPGA數(shù)據(jù)處理系統(tǒng)

基于FPGA的三端口非透明型SDRAM控制器

摘 要:本文采用Altera 公司的Stratix 系列FPGA 實(shí)現(xiàn)了一個(gè)三端口非透明型SDRAM 控 制器,該控制器面向用戶具有多個(gè)端口,通過(guò)輪換優(yōu)先級(jí)的設(shè)計(jì)保證了多個(gè)端口平均分配 SDRAM的帶寬且不會(huì)降低傳輸速率。將訪問(wèn)SDRAM...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:2956 關(guān)鍵詞:基于FPGA的三端口非透明型SDRAM控制器FPGASDRAM控制器

一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表

摘要:本文介紹了一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表,采用通用的數(shù)字化平臺(tái)和FPGA/單片機(jī)的結(jié)構(gòu),并用軟件算法實(shí)現(xiàn)了高度搜索、高度跟蹤、STC、AGC等功能,具有性能穩(wěn)定、擴(kuò)展性強(qiáng)、高、成本低等特點(diǎn)。主要內(nèi)容包括...

分類:EDA/PLD/PLC 時(shí)間:2010-02-23 閱讀:3604 關(guān)鍵詞:一種基于FPGA/MCU結(jié)構(gòu)的線性調(diào)頻高度表AD9754ARAD7392ARSST89V564RDXC2V500FPGA

基于虛擬現(xiàn)實(shí)仿真測(cè)繪裝配實(shí)驗(yàn)的研究

0 引言  工程圖學(xué)課程教學(xué)理論與實(shí)踐相結(jié)合是非常重要的特別是學(xué)生的動(dòng)手及創(chuàng)新能力的培養(yǎng),是理論性和實(shí)踐性都較強(qiáng)的課程,因此實(shí)驗(yàn)教學(xué)環(huán)節(jié)對(duì)學(xué)好這門(mén)課程至關(guān)重要。通過(guò)加強(qiáng)實(shí)踐教學(xué)環(huán)節(jié),才能使學(xué)生真正理解...

分類:EDA/PLD/PLC 時(shí)間:2010-02-22 閱讀:2033 關(guān)鍵詞:基于虛擬現(xiàn)實(shí)仿真測(cè)繪裝配實(shí)驗(yàn)的研究仿真

FPGA硬件系統(tǒng)的調(diào)試方法

在調(diào)試FPGA電路時(shí)要遵循一定的原則和技巧,才能減少調(diào)試時(shí)間,避免誤操作損壞電路。一般情況下,可以參考以下步驟進(jìn)行FPGA硬件系統(tǒng)的調(diào)試。  (1)首先在焊接硬件電路時(shí),只焊接電源部分。使用萬(wàn)用表進(jìn)行測(cè)試,排...

分類:EDA/PLD/PLC 時(shí)間:2010-02-22 閱讀:3092 關(guān)鍵詞:FPGA硬件系統(tǒng)的調(diào)試方法FPGA

基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案

引 言  快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號(hào)處理領(lǐng)域,如...

分類:EDA/PLD/PLC 時(shí)間:2010-02-21 閱讀:2558 關(guān)鍵詞:基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案

FC-AL系統(tǒng)中FPGA的彈性緩存設(shè)計(jì)

引 言  一個(gè)簡(jiǎn)化的異步數(shù)據(jù)通信系統(tǒng)如圖1所示。接收機(jī)端從接收到的來(lái)自串行鏈路的比特流中提取時(shí)鐘信號(hào)Clk1,作為其工作時(shí)鐘源;而發(fā)送機(jī)端采用本地晶振和鎖相環(huán)產(chǎn)生的時(shí)鐘Clk2,作為其工作時(shí)鐘源。接收機(jī)在時(shí)鐘C...

分類:EDA/PLD/PLC 時(shí)間:2010-02-05 閱讀:2260 關(guān)鍵詞:FC-AL系統(tǒng)中FPGA的彈性緩存設(shè)計(jì)FPGA

基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器設(shè)計(jì)

摘 要: 結(jié)合FPGA嵌入式系統(tǒng)具有硬件電路高并行度和軟件編程控制簡(jiǎn)單的特點(diǎn),設(shè)計(jì)了一套基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器,能夠完成雷達(dá)中頻和視頻信號(hào)、雜波和干擾信號(hào)的模擬,實(shí)現(xiàn)雷達(dá)系統(tǒng)在不具備實(shí)際接收前...

分類:EDA/PLD/PLC 時(shí)間:2010-02-04 閱讀:3125 關(guān)鍵詞:基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器設(shè)計(jì)CY7C68013AD9432USB2.0XC3S1000CY7C1041FPGA信號(hào)模擬器嵌入式系統(tǒng)

Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)

1 引言  目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地面圖像采集裝置測(cè)試系統(tǒng)中的一部分,其傳輸方式及信號(hào)都是影響系統(tǒng)性能的重要因素。由于圖像信號(hào)的傳輸速率高,數(shù)據(jù)量大,在...

分類:EDA/PLD/PLC 時(shí)間:2010-02-04 閱讀:3975 關(guān)鍵詞:Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)DS90CR285DS90CR286FPGA圖像信號(hào)

基于Matlab和Simulink仿真環(huán)境的CANbus專用工具包

CANbus (Controller Area Network) 即控制器局域網(wǎng),是國(guó)際上應(yīng)用最廣泛的開(kāi)放式現(xiàn)場(chǎng)總線之一。作為一種技術(shù)先進(jìn)、可靠性高、功能完善、成本合理的遠(yuǎn)程網(wǎng)絡(luò)通訊控制方式,CANbus已被廣泛應(yīng)用到各個(gè)自動(dòng)化控制系統(tǒng)中...

分類:EDA/PLD/PLC 時(shí)間:2010-02-04 閱讀:4065 關(guān)鍵詞:基于Matlab和Simulink仿真環(huán)境的CANbus專用工具包仿真

基于CAN核的四冗余通信板設(shè)計(jì)與仿真

隨著電子技術(shù)、計(jì)算機(jī)應(yīng)用技術(shù)和EDA技術(shù)的不斷發(fā)展,利用FPGA進(jìn)行數(shù)字系統(tǒng)的開(kāi)發(fā)已被廣泛應(yīng)用于通信、航天、醫(yī)療電子、工業(yè)控制等領(lǐng)域,F(xiàn)PGA成為當(dāng)今硬件設(shè)計(jì)的方式之一。PC/104是一種專門(mén)為嵌入式控制而定義的工業(yè)...

分類:EDA/PLD/PLC 時(shí)間:2010-02-03 閱讀:2996 關(guān)鍵詞:基于CAN核的四冗余通信板設(shè)計(jì)與仿真SJA100074LVC245HFBR-1414HFBR-2412RS485EP3C25通信板

Maxim推出業(yè)內(nèi)首款完全集成的可編程HPC芯片

Maxim推出業(yè)內(nèi)首款完全集成的可編程HPC(觸覺(jué)反饋壓電控制器)MAX11835*,可驅(qū)動(dòng)單層和多層激勵(lì)。MAX11835創(chuàng)新的觸覺(jué)反饋方案,能夠在觸摸屏上為用戶提供增強(qiáng)的、真正的“觸摸”體驗(yàn)。用戶通常習(xí)慣于在大小鍵盤(pán)和很多...

分類:EDA/PLD/PLC 時(shí)間:2010-02-02 閱讀:3606 關(guān)鍵詞:Maxim推出業(yè)內(nèi)首款完全集成的可編程HPC芯片

優(yōu)化FPGA功耗的設(shè)計(jì)技術(shù)

無(wú)論從微觀到宏觀、從延長(zhǎng)電池壽命到減少變暖的溫室效應(yīng)等等,各種不同因素都在迅速推動(dòng)系統(tǒng)設(shè)計(jì)人員關(guān)注節(jié)能問(wèn)題。一項(xiàng)有關(guān)設(shè)計(jì)優(yōu)先考慮事項(xiàng)的調(diào)查指出,大部分工程師已把功耗排在首位,或者是將其緊跟在性能、密度...

分類:EDA/PLD/PLC 時(shí)間:2010-02-02 閱讀:2906 關(guān)鍵詞:優(yōu)化FPGA功耗的設(shè)計(jì)技術(shù)FPGA

BittWare發(fā)布SP/S4AM用于Stratix FPGA的信號(hào)處理

近日,BittWare推出Stratix FPGA的信號(hào)處理AMC卡SP/S4AM。SP/S4AM信號(hào)處理的夾層卡采用Altera Stratix IV GX FPGA和4個(gè)SFP/SFP+光纖收發(fā)器,支持光纖通道,吉比特以太網(wǎng),S...

分類:EDA/PLD/PLC 時(shí)間:2010-01-29 閱讀:3793 關(guān)鍵詞:BittWare發(fā)布SP/S4AM用于Stratix FPGA的信號(hào)處理FPGA信號(hào)處理

采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)計(jì)

1 引言  在現(xiàn)代社會(huì)中,電資源成為人們生活當(dāng)中不可缺少的一部分,而發(fā)電機(jī)和電動(dòng)機(jī)在電力系統(tǒng)中扮演著非常重要的角色。在很多場(chǎng)合,需要對(duì)電機(jī)組和電網(wǎng)的頻率進(jìn)行測(cè)量。目前,頻率測(cè)量的電路系統(tǒng)很多,這里介紹一...

分類:EDA/PLD/PLC 時(shí)間:2010-01-27 閱讀:3140 關(guān)鍵詞:采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)計(jì)EP1C3T144C6FPGA

低頻數(shù)字相位(頻率)測(cè)量的CPLD實(shí)現(xiàn)

在電子測(cè)量技術(shù)中,測(cè)頻測(cè)相是最基本的測(cè)量之一。相位測(cè)量?jī)x是電子領(lǐng)域的常用儀器,當(dāng)前測(cè)頻測(cè)相主要是運(yùn)用等測(cè)頻、PLL鎖相環(huán)測(cè)相的方法。研究發(fā)現(xiàn),等測(cè)頻法具有在整個(gè)測(cè)頻范圍內(nèi)保持恒定的高的特點(diǎn),但是該原理不...

分類:EDA/PLD/PLC 時(shí)間:2010-01-27 閱讀:3275 關(guān)鍵詞:低頻數(shù)字相位(頻率)測(cè)量的CPLD實(shí)現(xiàn)89C51CPLD

OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機(jī)號(hào)碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買(mǎi)家服務(wù):
賣(mài)家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時(shí)間周一至周五
9:00-17:30

關(guān)注官方微信號(hào),
第一時(shí)間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫(kù)提出的寶貴意見(jiàn),您的參與是維庫(kù)提升服務(wù)的動(dòng)力!意見(jiàn)一經(jīng)采納,將有感恩紅包奉上哦!