基于FPGA 的ATM SAR 及其接口設(shè)計與實現(xiàn)
摘要:本文針對AAL5業(yè)務(wù),采用FPGA實現(xiàn)了AAL層中SAR子層功能和ATM層功能,向下提供UTOPIA主接口與物理層從接口連接,向上提供并行總線與ARM處理器連接,即在通用微處理器的環(huán)境...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:3372 關(guān)鍵詞:基于FPGA 的ATM SAR 及其接口設(shè)計與實現(xiàn)MPC866FPGA 接口
摘要:傳統(tǒng)測試儀器普遍存在生產(chǎn)出來后普通用戶難以改變其相對固定的功能,無法滿足多樣性的測量。基于此本文開發(fā)了基于FPGA的可重構(gòu)智能儀器,利用SOPC Builder軟件在FPGA中...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:2640 關(guān)鍵詞:基于FPGA的可重構(gòu)智能儀器設(shè)計MAX232EP2C35F672C6AD7810IS42S16400AT49BV163FPGA智能儀器
面向空間應(yīng)用的AES算法在FPGA上的實現(xiàn)
摘要:隨著國際空間任務(wù)的交叉合作以及互聯(lián)網(wǎng)在空間任務(wù)中的應(yīng)用,空間數(shù)據(jù)安全性受到威脅,空間數(shù)據(jù)的加密日益受到設(shè)計人員的重視。CCSDS于2004年推薦AES算法作為空間數(shù)據(jù)系...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:3530 關(guān)鍵詞:面向空間應(yīng)用的AES算法在FPGA上的實現(xiàn)FPGA
摘要:Adaboost算法采用由弱到強的級聯(lián)型分類器用以快速檢測人臉。但在實際應(yīng)用中計算量巨大。在PC機上用純軟件實現(xiàn)該算法得到的目標(biāo)檢測速度也難以達(dá)到實時。本文論述了一...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:3216 關(guān)鍵詞:Adaboost算法的FPGA實現(xiàn)與性能分析AD9880Adaboost算法FPGA
OPB總線仲裁器的RTL設(shè)計與FPGA實現(xiàn)
摘要:本文詳細(xì)介紹了OPB總線仲裁器的信號和仲裁機理。在QuartusII8.0平臺上,分別用固定優(yōu)先級算法和LRU算法,用硬件描述語言(verilog HDL)對OPB總線仲裁器進(jìn)行了RTL硬件建...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:3438 關(guān)鍵詞:OPB總線仲裁器的RTL設(shè)計與FPGA實現(xiàn)FPGA總線仲裁器
基于Verilog HDL語言的32X8 FIFO設(shè)計
摘要:介紹了FIFO的基本概念、設(shè)計方法和步驟,采用了一種新穎的讀、寫地址寄存器和雙體存儲器的交替讀、寫機制,實現(xiàn)了FIFO的基本功能,同時使本32X8 FIFO擁有可同時讀、寫的...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:4728 關(guān)鍵詞:基于Verilog HDL語言的32X8 FIFO設(shè)計Verilog HDL語言FIFO
1 串口通信基本特點 隨著多微機系統(tǒng)的應(yīng)用和微機網(wǎng)絡(luò)的發(fā)展,通信功能越來越顯得重要。串行通信是在一根傳輸線上一位一位地傳送信息.這根線既作數(shù)據(jù)線又作聯(lián)絡(luò)線。串行...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:6467 關(guān)鍵詞:基于串口通訊的Verilog設(shè)計MAX3223XC2S50SP3485RS232RS-232串口通訊Verilog
基于FPGA的LED顯示控制系統(tǒng)的設(shè)計和實現(xiàn)
摘要:本文描述了一個基于可編程邏輯器件的全彩LED顯示系統(tǒng)的設(shè)計的過程,這個系統(tǒng)能夠基于硬件產(chǎn)生LED更多顏色灰度。詳細(xì)分析了其工作原理,并依據(jù)其原理,設(shè)計出了基于FPGA ...
分類:EDA/PLD/PLC 時間:2009-11-09 閱讀:4694 關(guān)鍵詞:基于FPGA的LED顯示控制系統(tǒng)的設(shè)計和實現(xiàn)74HC595XC2S50FPGALED顯示控制系統(tǒng)
數(shù)字電子系統(tǒng)的EDA設(shè)計方法研究
0 引 言 隨著計算機與微電子技術(shù)的發(fā)展,電子設(shè)計自動化EDA領(lǐng)域已成為電子技術(shù)發(fā)展的主體,數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流...
分類:EDA/PLD/PLC 時間:2009-11-06 閱讀:2373 關(guān)鍵詞:數(shù)字電子系統(tǒng)的EDA設(shè)計方法研究EPF10K10LC84-4ADC0804數(shù)字電子EDA
摘要:分布式溫度采集系統(tǒng)大多采用單片機作為控制器,通過輪流讀取每個監(jiān)測點的溫度進(jìn)行溫度監(jiān)測。當(dāng)要監(jiān)測的溫度點非常多時,系統(tǒng)顯然無法實時監(jiān)測每一個監(jiān)測點,降低了系...
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:3077 關(guān)鍵詞:基于FPGA 的實時分布式溫度采集技術(shù)DS18B20EP1C6Q240C8NFPGA
基于FPGA實現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)
摘要:本文首先簡單的介紹了總線的發(fā)展,從而引出一種新型的串行點對點交換結(jié)構(gòu)RapidIO。DSP 在高性能處理系統(tǒng)中的重要性毋庸置疑,但是目前的很多DSP 并沒有RapidIO接口。...
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:3018 關(guān)鍵詞:基于FPGA實現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)FPGADSP網(wǎng)絡(luò)互聯(lián)
摘要:介紹AES 算法的原理以及基于FPGA 的高速實現(xiàn)。結(jié)合算法和FPGA 的特點,采用查表法優(yōu)化處理了字節(jié)代換運算、列混合運算。同時,為了提高系統(tǒng)工作速度,在設(shè)計中應(yīng)用了內(nèi)外...
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:4888 關(guān)鍵詞:基于FPGA 的AES 加密算法的高速實現(xiàn)FPGA
基于FPGA 的MSK 調(diào)制解調(diào)器設(shè)計與應(yīng)用
摘要:提出了一種基于FPGA 的數(shù)字MSK 調(diào)制解調(diào)器設(shè)計方法,應(yīng)用VHDL 語言進(jìn)行了模塊設(shè)計和時序仿真。硬件部分在Altera 公司 EP2C15AF256C8N FPGA 上實現(xiàn)。結(jié)果表明,數(shù)字MS...
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:4174 關(guān)鍵詞:基于FPGA 的MSK 調(diào)制解調(diào)器設(shè)計與應(yīng)用EP2C15AF256C8NEP2C15FPGA調(diào)制解調(diào)器
C#中異步和多線程的區(qū)別是什么呢?異步和多線程兩者都可以達(dá)到避免調(diào)用線程阻塞的目的,從而提高軟件的可響應(yīng)性。甚至有些時候我們就認(rèn)為異步和多線程是等同的概念。但是,異步和多線程還是有一些區(qū)別的。而這些區(qū)別...
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:3546 關(guān)鍵詞:淺析C#中異步和多線程的區(qū)別
fopen(打開文件)相關(guān)函數(shù)open,fclose表頭文件#include<stdio.h>定義函數(shù)FILE*fopen(constchar*path,constchar*mode);函數(shù)說明參數(shù)path字符串包含欲打開的文件路徑及文
分類:EDA/PLD/PLC 時間:2009-11-05 閱讀:1880 關(guān)鍵詞:C打開文件的追加參數(shù)
OFDM水聲通信系統(tǒng)定時同步的FPGA實現(xiàn)
0 引言 正交頻分復(fù)用(Orthogonal Frequency DivisionMultiplexing,OFDM)技術(shù)是一種多載波調(diào)制技術(shù),它將寬帶信道分解為相互正交的一組窄帶子信道,利用各個子信道進(jìn)行...
分類:EDA/PLD/PLC 時間:2009-11-04 閱讀:2631 關(guān)鍵詞:OFDM水聲通信系統(tǒng)定時同步的FPGA實現(xiàn)EP2C20Q240C8TDS2024EP2C20通信系統(tǒng)FPGA
Altera新Cyclone IV FPGA拓展了Cyclone FPGA系列
Altera拓展其成功的CycloneFPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢,于今天發(fā)布CycloneIVFPGA新系列。在移動視頻、語音和數(shù)據(jù)訪問以及高質(zhì)量3D圖像對低成本帶寬需求的推動下,CycloneIVFPGA系列增加了對主流串行協(xié)議的...
分類:EDA/PLD/PLC 時間:2009-11-04 閱讀:3036 關(guān)鍵詞:Altera新Cyclone IV FPGA拓展了Cyclone FPGA系列FPGA
0引 言 數(shù)控電火花(electrical discharge machining,EDM)機床是一種實現(xiàn)工件精密加工的特種加工工具。早期的電火花成型加工機床的脈沖電源電路是用分立元件組成,或者...
分類:EDA/PLD/PLC 時間:2009-11-03 閱讀:2714 關(guān)鍵詞:基于FPGA電火花加工脈沖電源的設(shè)計EP2C8Q208C7PC412SFPGA電源
單片機產(chǎn)生的脈沖信號源由于是靠軟件實現(xiàn)的,所以輸出頻率及步進(jìn)受單片機時鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為的脈沖信號源,脈沖信號源的參數(shù)(...
分類:EDA/PLD/PLC 時間:2009-10-30 閱讀:2346 關(guān)鍵詞:基于脈沖信號源的CPLD方法實現(xiàn)74LS244EPM7128SLC84信號CPLD
基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案
1 引言 在系統(tǒng)設(shè)備不斷向小型化、集成化、網(wǎng)絡(luò)化發(fā)展的今天,嵌入式開發(fā)成為新技術(shù)發(fā)展的最前沿,改變著系統(tǒng)的整體結(jié)構(gòu)。FPGA由于其自身特點,成為嵌入式開發(fā)的平臺。Al...
分類:EDA/PLD/PLC 時間:2009-10-30 閱讀:5098 關(guān)鍵詞:基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案DP83848CFPGA


























