Xilinx FPGA的功耗優(yōu)化設(shè)計(jì)
對(duì)于FPGA來說,設(shè)計(jì)人員可以充分利用其可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗,然后再通過優(yōu)化技術(shù)來使FPGA設(shè)計(jì)以及相應(yīng)的PCB板在功率方面效率更高。 靜態(tài)和動(dòng)態(tài)功耗及其變化 在90nm工藝時(shí),電流泄漏問題對(duì)A...
分類:EDA/PLD/PLC 時(shí)間:2009-10-22 閱讀:3661 關(guān)鍵詞:Xilinx FPGA的功耗優(yōu)化設(shè)計(jì)FPGA
OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)
摘 要:介紹IDFT/DFT可在OFDM系統(tǒng)基帶解調(diào)中的重要性,分析定點(diǎn)化DFT輸入功率對(duì)其的影響,并在此基礎(chǔ)上采用數(shù)字自動(dòng)增益控制技術(shù)用于DFT前端,以解決過大輸入信號(hào)動(dòng)態(tài)范圍...
分類:EDA/PLD/PLC 時(shí)間:2009-10-22 閱讀:1966 關(guān)鍵詞:OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)FPGA
處理C++中的異常會(huì)在語言級(jí)別上遇到少許隱含限制,但在某些情況下,您可以繞過它們。學(xué)習(xí)各種利用異常的方法,您就可以生產(chǎn)更可靠的應(yīng)用程序。保留異常來源信息在C++中,無論何時(shí)在處理程序內(nèi)捕獲一個(gè)異常,關(guān)于該異...
分類:EDA/PLD/PLC 時(shí)間:2009-10-21 閱讀:1793 關(guān)鍵詞:C++程序的異常處理技巧C++
在下列函數(shù)聲明中,為什么要同時(shí)使用*和&符號(hào)?以及什么場(chǎng)合使用這種聲明方式?voidfunc1(MYCLASS*&pBuildingElement);論壇中經(jīng)常有人問到這樣的問題。本文試圖通過一些實(shí)際的指針使用經(jīng)驗(yàn)來解釋這個(gè)問題。仔
分類:EDA/PLD/PLC 時(shí)間:2009-10-21 閱讀:1459 關(guān)鍵詞:C++指針使用方法C++
基于Visual C++ 6.0的Add-in編程實(shí)例
如何編寫用于Visual C++ 6.0的Add-In。這是一個(gè)有趣的問題,不過總的來說,有關(guān)這方面的文檔和樣例程序仍然比較缺乏(中文的更加罕見)。因此我決定把自己學(xué)習(xí)過程中的一些...
分類:EDA/PLD/PLC 時(shí)間:2009-10-21 閱讀:2298 關(guān)鍵詞:基于Visual C++ 6.0的Add-in編程實(shí)例Visual C++
Altium智能FPGA開發(fā)板簡(jiǎn)化實(shí)時(shí)原型設(shè)計(jì)
日前,Altium宣布推出NanoBoard系列FPGA開發(fā)板的最新產(chǎn)品。NanoBoard3000是可編程設(shè)計(jì)環(huán)境,配套提供了完整的軟硬件、免專利費(fèi)的即用型IP以及專用AltiumDesignerSoftDesign許可證。設(shè)計(jì)人員可由此擁有開發(fā)
分類:EDA/PLD/PLC 時(shí)間:2009-10-21 閱讀:3271 關(guān)鍵詞:Altium最新智能FPGA開發(fā)板簡(jiǎn)化實(shí)時(shí)原型設(shè)計(jì)FPGA
基于FPGA的DVI/HDMI接口實(shí)現(xiàn)
在過去幾年中,具有高清晰度視頻顯示器的一些產(chǎn)品大幅度增加。高清晰度視頻顯示器被集成在這些產(chǎn)品的內(nèi)部,或者放在產(chǎn)品的外面。原始設(shè)備制造商正在期望能夠利用標(biāo)準(zhǔn)的平板...
分類:EDA/PLD/PLC 時(shí)間:2009-10-20 閱讀:5272 關(guān)鍵詞:基于FPGA的DVI/HDMI接口實(shí)現(xiàn)FPGA接口
選擇合適的千兆位收發(fā)器(GT)是通信和實(shí)時(shí)處理領(lǐng)域尤其需要重點(diǎn)考慮的設(shè)計(jì)事項(xiàng),但特定的市場(chǎng)領(lǐng)域可能會(huì)存在太多的標(biāo)準(zhǔn)、協(xié)議或使用模型。有時(shí)針對(duì)某一種應(yīng)用就會(huì)涉及到好...
分類:EDA/PLD/PLC 時(shí)間:2009-10-20 閱讀:2376 關(guān)鍵詞:選擇合適的FPGA千兆位收發(fā)器至關(guān)重要FPGA收發(fā)器
20×18位符號(hào)定點(diǎn)乘法器的FPGA實(shí)現(xiàn)
摘要:在數(shù)字信號(hào)處理中經(jīng)常需要進(jìn)行乘法運(yùn)算,乘法器的設(shè)計(jì)對(duì)整個(gè)器件的性能有很大的影響,在此介紹20×18比特定點(diǎn)陣列乘法器的設(shè)計(jì)。采用基4-Booth算法和4-2壓縮的方案,...
分類:EDA/PLD/PLC 時(shí)間:2009-10-19 閱讀:4982 關(guān)鍵詞:20×18位符號(hào)定點(diǎn)乘法器的FPGA實(shí)現(xiàn)乘法器FPGA
可重構(gòu)系統(tǒng)功耗相關(guān)的硬件任務(wù)調(diào)度算法
引 言 可重構(gòu)系統(tǒng)是指以軟件改變硬件結(jié)構(gòu)以實(shí)現(xiàn)具體應(yīng)用的計(jì)算平臺(tái),一般由非柔性但可編程的處理器和柔性的以程序控制重構(gòu)的數(shù)字邏輯器件構(gòu)成。目前國內(nèi)外的可重構(gòu)系統(tǒng)...
分類:EDA/PLD/PLC 時(shí)間:2009-10-15 閱讀:1993 關(guān)鍵詞:可重構(gòu)系統(tǒng)功耗相關(guān)的硬件任務(wù)調(diào)度算法XCV1000
基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)
1 引言 針對(duì)航天測(cè)試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對(duì)傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)進(jìn)行單元電路的二次集成,使測(cè)試系統(tǒng)體積大幅...
分類:EDA/PLD/PLC 時(shí)間:2009-10-15 閱讀:1988 關(guān)鍵詞:基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)CY7C68013TPS70358FPGA存儲(chǔ)系統(tǒng)
利用VC++模擬示波器實(shí)現(xiàn)簡(jiǎn)諧振動(dòng)的合成
0 引言 Visubl C++是一個(gè)功能強(qiáng)大的面向?qū)ο蟮目梢暬浖_發(fā)工具,它是一個(gè)基于windows操作系統(tǒng)的可視化集成開發(fā)環(huán)境。ViSUal C++中包括的編輯器、調(diào)試器以及AppWizard...
分類:EDA/PLD/PLC 時(shí)間:2009-10-15 閱讀:3294 關(guān)鍵詞:利用VC++模擬示波器實(shí)現(xiàn)簡(jiǎn)諧振動(dòng)的合成VC++示波器
賽靈思Spartan-6 FPGA實(shí)現(xiàn)PCI Express兼容系統(tǒng)設(shè)計(jì)
賽靈思公司(Xilinx,Inc.)日前宣布其低成本Spartan-6FPGA系列兼容PCIExpress1.1標(biāo)準(zhǔn),為消費(fèi)、汽車、無線和其它價(jià)格敏感或大批量市場(chǎng),提供了低風(fēng)險(xiǎn)和低成本的串行連接解決方案。Spartan-6FPGA可滿足為車載信息娛
分類:EDA/PLD/PLC 時(shí)間:2009-10-14 閱讀:3070 關(guān)鍵詞:賽靈思Spartan-6 FPGA實(shí)現(xiàn)PCI Express兼容系統(tǒng)設(shè)計(jì)FPGA
C語言實(shí)現(xiàn)函數(shù)查表跳轉(zhuǎn)程序
C語言實(shí)現(xiàn)查表跳轉(zhuǎn)程序.可以采用狀態(tài)機(jī)如switch(state){case1:state_fuc();break;case2:state_fuc();break;.........也可以用if...elseif......else.....除了用
分類:EDA/PLD/PLC 時(shí)間:2009-10-14 閱讀:5342 關(guān)鍵詞:C語言實(shí)現(xiàn)函數(shù)查表跳轉(zhuǎn)程序C語言
航空電子系統(tǒng)設(shè)計(jì)中FPGA技術(shù)的應(yīng)用
1 系統(tǒng)設(shè)計(jì)面臨的問題 由于競(jìng)爭(zhēng)的壓力和對(duì)飛機(jī)性能無止境的追求,航空電子從簡(jiǎn)單、獨(dú)立的設(shè)備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的智能系統(tǒng)網(wǎng)絡(luò)。這也帶來了必須克服的許多設(shè)計(jì)問題(見表1)。 在要...
分類:EDA/PLD/PLC 時(shí)間:2009-10-13 閱讀:1833 關(guān)鍵詞:航空電子系統(tǒng)設(shè)計(jì)中FPGA技術(shù)的應(yīng)用FPGA
基于FPGA 的運(yùn)動(dòng)控制卡的設(shè)計(jì)和實(shí)現(xiàn)
摘 要:基于FPGA 的運(yùn)動(dòng)控制卡采用脈沖加方向的閉環(huán)控制方式,具有結(jié)構(gòu)簡(jiǎn)單,集成度高、實(shí)時(shí)性好等優(yōu)點(diǎn)。從硬件的構(gòu)成、設(shè)計(jì)和算法實(shí)現(xiàn)等方面入手,闡述了運(yùn)動(dòng)控制卡的設(shè)...
分類:EDA/PLD/PLC 時(shí)間:2009-10-13 閱讀:3628 關(guān)鍵詞:基于FPGA 的運(yùn)動(dòng)控制卡的設(shè)計(jì)和實(shí)現(xiàn)EP1C6Q240C8PCI9054FPGA 運(yùn)動(dòng)控制卡
Cadence為PCI Express 3.0推出首款驗(yàn)證解決方案
Cadence設(shè)計(jì)系統(tǒng)公司宣布其已經(jīng)開發(fā)了基于開放驗(yàn)證方法學(xué)(OVM)的驗(yàn)證IP(VIP)幫助開發(fā)者應(yīng)用最新的PCIExpressBaseSpecification3.0(PCIe3.0)互連協(xié)議,PCI-SIG內(nèi)部目前正在開發(fā)一個(gè)初步的0.5修訂
分類:EDA/PLD/PLC 時(shí)間:2009-10-13 閱讀:2646 關(guān)鍵詞:Cadence為PCI Express 3.0推出首款驗(yàn)證解決方案
The MathWorks發(fā)布2009b版 MATLAB和Simulink產(chǎn)品系列
TheMathWorks日前發(fā)布了2009b版(R2009b)MATLAB和Simulink產(chǎn)品系列。R2009b包含能實(shí)現(xiàn)更快性能和增強(qiáng)大規(guī)模數(shù)據(jù)集處理能力的功能,它以Simulink基于組件的建模功能為基礎(chǔ),更新了包括PolySpace代碼驗(yàn)證
分類:EDA/PLD/PLC 時(shí)間:2009-10-13 閱讀:2679 關(guān)鍵詞:The MathWorks發(fā)布2009b版 MATLAB和Simulink產(chǎn)品系列
基于FPGA和USB2.0的高速數(shù)據(jù)采集系統(tǒng)
數(shù)據(jù)采集在現(xiàn)代工業(yè)生產(chǎn)及科學(xué)研究中的重要地位日益突出,對(duì)實(shí)時(shí)高速數(shù)據(jù)采集的要求也不斷提高。在信號(hào)測(cè)量、圖像處理、音頻信號(hào)處理等一些高速、高的測(cè)量中,都要求進(jìn)行高...
分類:EDA/PLD/PLC 時(shí)間:2009-10-12 閱讀:2992 關(guān)鍵詞:基于FPGA和USB2.0的高速數(shù)據(jù)采集系統(tǒng)74HC4051CY7C68013THS4052MAX1425FPGA數(shù)據(jù)采集
0 引言 FPGA(Field Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列是大規(guī)模可編程邏輯器件,可以取代現(xiàn)行所有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲(chǔ)、地址譯碼等多...
分類:EDA/PLD/PLC 時(shí)間:2009-10-12 閱讀:2164 關(guān)鍵詞:基于FPGA的示波器圖文顯示設(shè)計(jì)DAC0832XC3S200FPGA示波器
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理



















