基于FPGA的行間轉(zhuǎn)移面陣CCD驅(qū)動電路設(shè)計
摘要:針對Kodak公司的前照明行間轉(zhuǎn)移型面陣CCD KAI-0340,對其驅(qū)動要求進(jìn)行詳細(xì)的分析,設(shè)計滿足CCD所需偏置電壓的供電模塊;搭建CCD時序脈沖驅(qū)動器電路;利用Xilinx公司的可編程邏輯器件XC2S150來設(shè)計CCD的驅(qū)動時序。...
分類:EDA/PLD/PLC 時間:2009-12-02 閱讀:4556 關(guān)鍵詞:基于FPGA的行間轉(zhuǎn)移面陣CCD驅(qū)動電路設(shè)計74AC04XC2S150MAX4426EL7212FPGACCD驅(qū)動
Altium發(fā)布NanoBoard 3000 FPGA開發(fā)板的部署外殼產(chǎn)品
日前,Altium宣布為其最新NanoBoard3000FPGA開發(fā)板添加即時部署選項(xiàng)。設(shè)計人員將無需創(chuàng)建定制的PCB,便可使FPGA設(shè)計直接從概念創(chuàng)建過程進(jìn)入部署實(shí)施階段。在不到?jīng)_泡并品嘗一杯咖啡的時間內(nèi),使用部署選項(xiàng)便可幫您完...
分類:EDA/PLD/PLC 時間:2009-12-01 閱讀:3520 關(guān)鍵詞:Altium發(fā)布NanoBoard 3000 FPGA開發(fā)板的部署外殼產(chǎn)品 FPGA
基于CPLD的智能固態(tài)轉(zhuǎn)換開關(guān)的研制
摘要:提出了一種適用于鐵路信號供電電源的智能固態(tài)轉(zhuǎn)換開關(guān)方案。以CPLD為,功率MOSFET作為主控器件,實(shí)現(xiàn)轉(zhuǎn)換操作的無觸點(diǎn)切換。介紹了主電路、控制電路的硬件設(shè)計及軟件...
分類:EDA/PLD/PLC 時間:2009-11-30 閱讀:2737 關(guān)鍵詞:基于CPLD的智能固態(tài)轉(zhuǎn)換開關(guān)的研制MAX705IXFH26N50KBPC3510EPM7128S-15CPLD開關(guān)
基于FPGA雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計
合成孔徑雷達(dá)成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相對較低,運(yùn)算比較簡單,雖然其成像質(zhì)量并不高,但是相比對穩(wěn)定性、存儲空間、功耗與實(shí)時性要求...
分類:EDA/PLD/PLC 時間:2009-11-27 閱讀:2484 關(guān)鍵詞:基于FPGA雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計EP2S130F780C5FPGA
隨著雷達(dá)信號處理技術(shù)的不斷發(fā)展以及現(xiàn)代國防對雷達(dá)技術(shù)的需求,系統(tǒng)對雷達(dá)信號處理的要求也越來越高,需要實(shí)時處理更加龐大的數(shù)據(jù)。先進(jìn)的雷達(dá)信號處理設(shè)備不僅要求性能高...
分類:EDA/PLD/PLC 時間:2009-11-27 閱讀:2192 關(guān)鍵詞:基于CPCI總線的通用FPGA信號處理板的設(shè)計PCI9054CPCI總線FPGA信號處理板
基于VC++雷達(dá)信號系統(tǒng)軟件測試平臺的設(shè)計
隨著電子計算機(jī)技術(shù)及電子設(shè)備的飛速發(fā)展,人們對數(shù)據(jù)的處理容量、處理速度以及工作平臺的實(shí)時監(jiān)控等性能的要求越來越高,從而使得高速、便捷、智能化的高性能數(shù)字處理設(shè)備...
分類:EDA/PLD/PLC 時間:2009-11-27 閱讀:2571 關(guān)鍵詞:基于VC++雷達(dá)信號系統(tǒng)軟件測試平臺的設(shè)計TMS320C6701VC++雷達(dá)信號系統(tǒng)
UltraEdit是一款功能強(qiáng)大的文本編輯器,可以編輯文字、Hex、ASCII碼,可以取代記事本,內(nèi)建英文單字檢查、C及VB指令突顯,可同時編輯多個文件,而且即使開啟很大的文件速度也不會慢。是一個使用廣泛的編輯器,但它并...
分類:EDA/PLD/PLC 時間:2009-11-27 閱讀:6360 關(guān)鍵詞:在UltraEdit中建立Verilog環(huán)境Verilog
基于現(xiàn)場可編程門陣列的數(shù)控延時器的設(shè)計
摘要:給出一種基于現(xiàn)場可編程門陣列(FPGA)的數(shù)控延時器的設(shè)計方法。首先詳細(xì)介紹使用計數(shù)器的串聯(lián)實(shí)現(xiàn)可控延時的方法,接著討論不同延時范圍下該數(shù)控延時器的改進(jìn)方案,分...
分類:EDA/PLD/PLC 時間:2009-11-26 閱讀:3222 關(guān)鍵詞:基于現(xiàn)場可編程門陣列的數(shù)控延時器的設(shè)計AD9501FPGA數(shù)控延時器
利用Virtex-5系統(tǒng)加強(qiáng)系統(tǒng)管理和診斷
電信行業(yè)要求具有很高的服務(wù)可用性-正如你一拿起電話就希望聽到撥號音一樣。隨著寬帶服務(wù)提供商爭相進(jìn)入音頻和視頻領(lǐng)域(伴隨所謂的"三重播放"的展開),用戶期望他們可以在...
分類:EDA/PLD/PLC 時間:2009-11-26 閱讀:1733 關(guān)鍵詞:利用Virtex-5系統(tǒng)加強(qiáng)系統(tǒng)管理和診斷Virtex-5系統(tǒng)
基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計
1 引言 電荷耦合器CCD具有尺寸小、高、功耗低、壽命長、測量高等優(yōu)點(diǎn),在圖像傳感和非接觸測量領(lǐng)域得到了廣泛應(yīng)用。由于CCD芯片的轉(zhuǎn)換效率、信噪比等光電特性只有在合適...
分類:EDA/PLD/PLC 時間:2009-11-26 閱讀:3140 關(guān)鍵詞:基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計AD9826FPGA陣CCD驅(qū)動信號處理
作者:楊碩,華清遠(yuǎn)見嵌入式學(xué)院講師。對指針的應(yīng)用是C語言編程的精髓所在,而回調(diào)函數(shù)就是C語言里面對函數(shù)指針的高級應(yīng)用。簡而言之,回調(diào)函數(shù)是一個通過函數(shù)指針調(diào)用的函數(shù)。如果你把函數(shù)指針(函數(shù)的入口地址)傳...
分類:EDA/PLD/PLC 時間:2009-11-26 閱讀:3631 關(guān)鍵詞:C語言回調(diào)函數(shù)學(xué)習(xí)C語言
555定時器的典型應(yīng)用及OrCAD/PSpice仿真
0 引 言 555定時器是一種將模擬功能與數(shù)字(邏輯)功能緊密結(jié)合在一起的中小規(guī)模單片集成電路。它功能多樣,應(yīng)用廣泛,只要外部配上幾個阻容元器件即可構(gòu)成單穩(wěn)態(tài)觸發(fā)器...
分類:EDA/PLD/PLC 時間:2009-11-24 閱讀:17716 關(guān)鍵詞:555定時器的典型應(yīng)用及OrCAD/PSpice仿真OrCADPSpice仿真
1.引言 為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號復(fù)用成一路信號進(jìn)行傳輸。在多種復(fù)用方式中,時分復(fù)用是一種常用的方式。時分復(fù)用是多路信號按...
分類:EDA/PLD/PLC 時間:2009-11-24 閱讀:2680 關(guān)鍵詞:基于FPGA二次群分接器的實(shí)現(xiàn)FPGA
0 引言 隨著我國經(jīng)濟(jì)的快速發(fā)展,車輛擁有量也隨之急劇增加,再加上人口數(shù)量的膨脹,城市的交通擁擠問題變得日益突出。如何使交通燈的控制更加合理,使現(xiàn)有的交通資源發(fā)...
分類:EDA/PLD/PLC 時間:2009-11-24 閱讀:4818 關(guān)鍵詞:一種基于CPLD的交通燈控制系統(tǒng)設(shè)計ISPLSI1032CPLD交通燈控制系統(tǒng)
在本文中,我們研究了選擇嵌入式操作系統(tǒng)的各種方案,并且針對嵌入式和實(shí)時操作系統(tǒng),討論一些選擇標(biāo)準(zhǔn),并強(qiáng)調(diào)由可編程邏輯解決方案引入的設(shè)計折衷。闡述了一個典型實(shí)例,...
分類:EDA/PLD/PLC 時間:2009-11-24 閱讀:2061 關(guān)鍵詞:為FPGA軟處理器選擇操作系統(tǒng)FPGA處理器操作系統(tǒng)
0 引 言 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通過軟件可提供...
分類:EDA/PLD/PLC 時間:2009-11-24 閱讀:3222 關(guān)鍵詞:基于FPGA的軟件無線電平臺設(shè)計AD9042FPGA無線電平臺
二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強(qiáng)、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法...
分類:EDA/PLD/PLC 時間:2009-11-23 閱讀:1791 關(guān)鍵詞:利用Virtex-5 SXT的高性能DSP解決方案DSP
基于NCO IP core的Chirp函數(shù)實(shí)現(xiàn)設(shè)計
0 引 言 IP就是知識產(chǎn)權(quán)核或者知識產(chǎn)權(quán)模塊的意思。在EDA技術(shù)和開發(fā)領(lǐng)域具有十分重要的作用,在半導(dǎo)體產(chǎn)業(yè)中IP定義為用于ASIC或FPGA/CPLD中預(yù)先設(shè)計好的電路功能模塊。...
分類:EDA/PLD/PLC 時間:2009-11-23 閱讀:2568 關(guān)鍵詞:基于NCO IP core的Chirp函數(shù)實(shí)現(xiàn)設(shè)計EP2C70F672C6
基于PLD與AVR總線通信接口VHDL設(shè)計與實(shí)現(xiàn)
1、引言 嵌入式系統(tǒng)在日常生活中的大量使用,人們也對其性能和速度提出了更高的要求。微控制器和可編程邏輯器件的結(jié)合,更能充分發(fā)揮嵌入式系統(tǒng)的優(yōu)勢。本文設(shè)計和實(shí)現(xiàn)...
分類:EDA/PLD/PLC 時間:2009-11-20 閱讀:2391 關(guān)鍵詞:基于PLD與AVR總線通信接口VHDL設(shè)計與實(shí)現(xiàn)ATMEGA64LMEGA64LPLDAVR總線通信接口VHDL
0 引 言 大量電力電子裝置和非線性負(fù)載的廣泛應(yīng)用,使得電力系統(tǒng)電壓及電流波形發(fā)生畸變,產(chǎn)生了大量的諧波,導(dǎo)致電源輸入功率因數(shù)降低,對電網(wǎng)環(huán)境造成嚴(yán)重的污染,使...
分類:EDA/PLD/PLC 時間:2009-11-20 閱讀:2320 關(guān)鍵詞:基于Matlab的交流斬波型PFC電路仿真研究PFC電路仿真
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計
- PCB電磁兼容性(EMC)設(shè)計核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計:信號鏈中的濾波與功耗管理
























